在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: eMon

[求助] 多晶硅栅不能两端都打孔连接金属为什么?

[复制链接]
发表于 2013-7-4 20:55:27 | 显示全部楼层
实际上还是分情况的,在28下面,有一些stdcell的多bit反而是需要这种通过poly走线的,还有比如sram的bitcell也会用到poly连线,但是连线较长的话,电阻太大,一般是不允许的
发表于 2013-7-9 22:18:41 | 显示全部楼层
这个应该是允许的哦。我想楼主的意思是poly并不是连线的末端,是在连线中间作为导线用吧,这样线的RC效应会比较大,在数字电路里用一下也是可以的,但不推荐。
发表于 2013-7-11 16:26:47 | 显示全部楼层
看来大家的意见是  是可以两端打孔咯
发表于 2013-7-11 20:16:56 | 显示全部楼层
回复 12# zmart


    我在看别人的版图时,发现当导线走的POLY中间都连了金属,就是不明白为什么要这么做,应该不是简单的减小电阻吧
发表于 2013-7-15 10:27:02 | 显示全部楼层
这个问题讨论几次了,相关帖子可以去查查
发表于 2013-7-15 21:38:23 | 显示全部楼层
回复 14# 173660575


    poly上走金属可能是作为冗余的不要求阻值的电阻吧
发表于 2013-7-15 23:29:28 | 显示全部楼层
GATE的材质不是纯METAL而是salicice(金属硅化物),相比金属导电率小很多,阻抗很大,不能作为导线(数字电路GATE互联可以用)使用,速度受影响。
发表于 2013-8-1 14:05:07 | 显示全部楼层
花了我2个积分下载资料一点用处多没有
发表于 2013-8-8 11:46:17 | 显示全部楼层
POLY两端接METAL最好只出现在POLY做gate的情况下
发表于 2013-8-10 00:41:51 | 显示全部楼层
1)从物理上讲,gate poly两端打孔,可以有效减少gate的RC,提高gate的开启速度
2)在模拟版图中,由于poly电阻较大,为了避免在一条信号通路中不小心采用了poly来做连线,便约定不在gate poly两端打孔,因为lvs无法检查这种情况。所以并不是禁止,只是一种风险控制的产物而已
3)在应该采用gate poly两端打孔的情况下(比如width很大),同时为了降低电阻又不能切断金属连线,于是可以让metal从gate上经过,如果该mos器件只负责开关,比如数字逻辑门,在gate上走metal就非常nice
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 08:30 , Processed in 0.020174 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表