在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: luckyhuihui666

[求助] 请教LDO流片之后的两个问题

[复制链接]
发表于 2013-2-7 01:02:40 | 显示全部楼层
如果测量的是没流过大电流的FB,那如楼上所说有可能是bandgap的问题,若bandgap有bypass引脚,可以先验证它的性能
发表于 2013-2-7 14:02:26 | 显示全部楼层
学习了!
发表于 2013-2-13 12:52:40 | 显示全部楼层
仅提供一点建议:对于第一个问题我觉得可以从Rdson、测试方式、版图的布局、基准的温度特性、以及失调等方面考虑,可以首先测试下你的Rdson多大?测试方式是否正确,尤其是输出端的连接方式是否正确?第三点版图的布局布线包括打线电阻,几根线是金线还是铜线?算一下实际的打线等效电阻是否跟仿真一致,功率管上的孔是否够多等,这都会也可能影响Rdson,不知道你的基准温度特性以及封装的散热特性如何?大电流下是否过热影响基准电压的漂移,失调这个可以从增益及匹配性上考虑,应该不会是这一点。
    对于第二个问题应该跟你工艺的管子栅极耐压有关,最好跟工艺厂沟通下具体耐压如何?不知你是正向还是反向?如果换工艺了线性调整率的测试条件也要随工艺进行调整!希望能帮助到你!放假了人气确实低了点啊!
发表于 2013-2-13 14:41:31 | 显示全部楼层




   高人。 另外可以看看Supply的电流在高电压下是不是突然增加许多。
发表于 2013-6-8 18:03:59 | 显示全部楼层
楼主找到原因了吗?要反馈和分享哈?除了寄生外,你这两个问题都和环路增益有关,环路增益又于corner有关,你的环路增益是不是在某些与电压有关的corner下下降了呢?
发表于 2013-6-8 21:32:22 | 显示全部楼层
反馈。。。
发表于 2013-6-9 00:06:09 | 显示全部楼层
不明白为什么Vout和FB分别需要两个Bonding PAD,求解释~~
发表于 2013-6-9 17:14:30 | 显示全部楼层
回复 17# Pokhara
2楼不都说的很清楚了么……我来贴图吧,正确的接法是要那么接。不然VO那一整条wire的压降会影响到精度的。反馈只能保证sense端电压准确,也就是图里R1的上端,这点物理上要直接接负载的上端,或者接VO在PCB上的地方,因为PCB上电阻购小了


                               
登录/注册后可看大图
新建 Microsoft Visio 绘图.jpg
发表于 2013-6-9 17:15:44 | 显示全部楼层
不过楼主已经说了不是这个问题,坐等答案。楼主记得回来啊!
发表于 2013-6-9 23:07:16 | 显示全部楼层
顶起顶起顶起顶起
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 23:50 , Processed in 0.022884 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表