在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 20637|回复: 60

[求助] CML高速输出缓冲电路问题

[复制链接]
发表于 2013-5-6 19:10:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 nervalt 于 2013-5-6 19:13 编辑

如图所示为论文中看到的缓冲电路
2013-05-06_190907.jpg
我自己的电路图中Vin+约为1.8v,Vin-约为1.3v,Vb为650mv,
因为最后一级负载电阻为100欧,为了保证摆幅,最后一级尾电流源管栅宽达到400u。
放在整体环路中仿真后,发现输出Vo+和Vo-都是斜的,如下图
2013-05-06_191313.jpg
最后观察眼图的情况是
hr cdr test2 bufpi 原先 眼图.jpg
请各位大侠指点指点,谢谢!
发表于 2013-5-6 19:21:39 | 显示全部楼层
看看                                                 .
发表于 2013-5-7 09:57:24 | 显示全部楼层
你的耦合Cap多大?
发表于 2013-5-7 10:55:07 | 显示全部楼层
这是充电引起
发表于 2013-5-7 15:41:30 | 显示全部楼层
请问你眼图是怎么仿真的?
 楼主| 发表于 2013-5-7 18:43:58 | 显示全部楼层
回复 4# semico_ljj


    我仿真用的800p,输出缓冲外接大电容小电阻,其他同学说是大概几百p的样子,试了感觉差不多。
 楼主| 发表于 2013-5-7 18:45:18 | 显示全部楼层
回复 5# jiang_shuguo


    用calculator里的eyediagram看的。
发表于 2013-5-7 22:08:20 | 显示全部楼层
回复 6# nervalt

800pF是指DC—Block电容吗?如果是,换个80nF看看有什么不同,--看仿真适当初始化后或者跑较长时间使电容充电稳定后的情况。
 楼主| 发表于 2013-5-8 10:53:14 | 显示全部楼层
回复 8# ygchen2


    是的,我按你说的试试吧,谢谢!
发表于 2013-5-8 22:57:52 | 显示全部楼层
单端高频负载 100 并 100 等于50
单端低频负载 100
所以电流Step来时,输出电压先按50欧姆step,后面给足够时间,会增大到100欧姆负载的幅度

从传输函数看,先是零点引起的阶越,然后是极点的缓慢充放电
所以电容越大,你所说的信号斜的程度越低
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 22:19 , Processed in 0.023641 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表