在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6782|回复: 5

[求助] 求助!关于FPGA和DSP之间的SRIO互连问题!请各位大神指点!

[复制链接]
发表于 2013-4-9 15:31:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟先谢过各位大神!我们的FPGA平台是xilinx v5的开发板,SRIO的IP Core版本为v5.6,DSP是TI的6670。


目前FPGA向DSP发送NWIRTE、NREAD和NWRITE_R的包都可以成功,从Chipscope里面采样的数据和时序都是正确的。
DSP作为操作发起方的话,目前遇到的问题是,NWRITE_R请求发送到FPGA端后,在FPGA端能够看到正确的时序,并且在target response端能够看到已经发出了该请求的响应,但是在DSP端却一直显示的是接收超时(DSP端用的一个叫做completion code的东西来表示接收状态,如果打印completion code为0说明接收到了正确的响应,如果打印为1说明接收事务超时time out。在两块DSP板之间已经验证过,打印的completion code为0。)


不知道各位有没有遇到过这种情况,如果遇到过,怎么解决的?谢谢!
 楼主| 发表于 2013-4-10 14:29:40 | 显示全部楼层
自顶一下!!谢谢大家!
发表于 2013-5-14 18:04:49 | 显示全部楼层
你好,我想问下你是不是用的自带的srio v5.6实例,进行Chipscope的,我的没波形,不知道咋回事?
发表于 2013-9-3 23:05:48 | 显示全部楼层
请问你的通信用的是几通道 什么速率?有没有测过速度啊?
发表于 2013-11-6 17:36:24 | 显示全部楼层
你好,我也在使用赛灵思ip生成的SRIO V5.6,刚开始接触SRIO,看参考手册srio_ug503里面Quick Start Example Design那一张说ip生成之后是一个回环的东西,还说可以用用tcl文件生成例子工程,不明白啥意思啊,怎么生成?
发表于 2015-3-15 14:21:34 | 显示全部楼层
回复 1# mangge232


   你好,dsp和fpga的srio连通,fpga的srio 需要什么配置吗,我现在在调,但是dsp初始化不过去啊!!怎么解决呢 谢谢!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 23:40 , Processed in 0.022972 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表