在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7682|回复: 11

[求助] verilog如何实现底层与顶层module采用不同timescale值

[复制链接]
发表于 2013-1-17 15:34:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
比如底层module ·timescale 1ns/1ps ,顶层module ·timescale 100ps/100ps。谢谢指点
发表于 2013-1-18 09:59:50 | 显示全部楼层
你在每一个module都定义一个timescale 就可以了
发表于 2013-1-18 10:02:04 | 显示全部楼层
在需要100ps/100ps 的RTL代码的module之前使用
`timescale  100ps / 100ps

然后在endmodule 后使用
`timescale  1ns / 1ps 切换回来
 楼主| 发表于 2013-1-21 19:44:37 | 显示全部楼层
回复 2# 教父


   那样会选择最小的时间单位与时间精度的
 楼主| 发表于 2013-1-21 19:45:46 | 显示全部楼层
回复 3# asic_service


   我试了一下,好像还是不行啊,还是选择最小的时间精度跟单位的。用的VCS。
 楼主| 发表于 2013-1-21 19:47:18 | 显示全部楼层
回复 3# asic_service


   我试了一下,好像还是不行啊,还是选择最小的时间精度跟单位的。用的VCS。
发表于 2013-1-21 23:24:53 | 显示全部楼层
单位应该是可以切换的 但精度是统一使用最小的
 楼主| 发表于 2013-1-22 10:26:03 | 显示全部楼层
回复 4# fl_5588


   明白了,十分感谢
 楼主| 发表于 2013-1-22 10:26:50 | 显示全部楼层
回复 3# asic_service


   明白了,十分感谢
 楼主| 发表于 2013-1-22 10:27:48 | 显示全部楼层
回复 2# 教父


   明白了,十分感谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 01:13 , Processed in 0.023535 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表