在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7288|回复: 16

[求助] 信号的返回路径

[复制链接]
发表于 2013-1-11 10:21:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在2层PCB板中,top层高速信号的参考平面电流的返回路径是bottom层的地或电源吗?还是同是top 层离信号线距离更近的地或电源
保持bottom层尽量少走线?保持完整的地有意义吗?
发表于 2013-1-12 09:14:15 | 显示全部楼层
你这个问题比较典型,首先,现在高速信号很少有做2layer的PCB的,当然你实在要这样做也没有关系;关于返回路径的问题,如果走在top layer的高速信号其参考的是离信号线更近的GND或者POWER,但是bottom layer还是对其有一定的影响;如果你bottom层走线少,保持GND的完整是非常有意义的,至少可以让某些信号有跨分割走线的风险。因为目前的大多数高速信号的reference Plane是GND。希望对你有帮助。
发表于 2013-1-14 10:46:52 | 显示全部楼层
top层高速信号正下面如果是一个完整性的电源平面的话,那么这个电源平面就是参考平面。如果下面还是GND的话,那么GND为参考平面,如果下面既有电源平面又有GND平面,那要相对复杂了!建议高速信号线下面,要么事完整的电源平面(同一个电源平面),要么完整的GND面
发表于 2013-1-27 17:14:36 | 显示全部楼层
两层信号 很可能会 跨参考平面 ,高速信号不好走 。
发表于 2013-2-14 09:52:30 | 显示全部楼层
两层PCB设计还是比较难以控制回流的,可以走成CPW结构
发表于 2013-3-29 14:29:45 | 显示全部楼层
3楼说的有道理
发表于 2013-4-25 17:58:31 | 显示全部楼层
原來是這個樣子!
发表于 2013-5-7 18:54:54 | 显示全部楼层
Don't cross split plane.
Return current path will be the smallest loop indutance path.
发表于 2013-7-8 12:54:02 | 显示全部楼层
cpw布线是什么意思?
发表于 2013-8-1 12:54:45 | 显示全部楼层
希望了解更多
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 04:13 , Processed in 0.032645 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表