在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2629|回复: 8

[求助] 请教一个小白问题

[复制链接]
发表于 2012-11-29 07:53:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问数字前端RTL代码的设计与时序有关吗?还是只是功能设计?要想保证前端设计的电路时序上冗余度是在用DC综合之后才能发现对吗?
而这个时序的冗余度是要依靠芯片制造厂提供的库的模型的对吗?
我的意思是想请问要做更快的数字电路,依靠的不是前端RTL代码,而是依靠工艺公司的工艺水平和DC综合优化水平,很少依靠RTL代码的修改对吗?
如果时序跟RTL代码有关,那要从RTL哪些方面入手去修改来获得更好的时序呢?
发表于 2012-11-29 09:27:47 | 显示全部楼层
这个是跟RTL有关系的,跟工艺也有关系
只不过是提升的效果不一样
 楼主| 发表于 2012-11-29 09:32:59 | 显示全部楼层
回复 2# tjzcl

请问可以讲讲原理或者举个例子吗?谢谢
发表于 2012-11-29 10:13:49 | 显示全部楼层
QQ截图20121129100425.jpg
左边的速度就要比右边的快,这就是RTL代码增加速度
至于工艺上的加速,应该是减少逻辑器件的延时,使整体的耗时减少
回答的有点简单,我的经验也不多,相互学习学习
发表于 2012-11-29 10:28:16 | 显示全部楼层
本帖最后由 yushuiyang1986 于 2012-11-29 11:01 编辑

RTL代码只是把电路描述出来而已~而系统、电路的架构,是数字IC前端设计的核心,2楼说的也是电路架构的问题, 如果更细说,对于“+”,还可以研究用什么样的加法器~当然,这个要看DC和PT的结果~
发表于 2012-11-29 15:57:11 | 显示全部楼层
2楼正解
 楼主| 发表于 2012-11-30 16:48:02 | 显示全部楼层
回复 4# tjzcl


   多谢,受教了
发表于 2012-11-30 16:55:49 | 显示全部楼层
从器件的基本组成入手,减少设计中逻辑路径LUT的个数,可以提高整个电路的速率
发表于 2012-11-30 16:56:25 | 显示全部楼层
回复 1# easelive


    RTL 主要是完成功能上的设计, 当然基本时序方面你要满足.比如 信号1 一定要在下个时钟的信号2完成后才能有效.

   时序问题在综合后才能发现, 工艺决定器件的Delay,setup time ,hold time 等, 做时序分析就需要这些.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 02:29 , Processed in 0.093790 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表