在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2014|回复: 4

[讨论] FPGA

[复制链接]
发表于 2012-9-24 17:31:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在core inserter完成后,用ISE再次实现的时候出现错误
ERRORlace:1012 - A clock IOB / DCM component pair have been found that are not placed at an optimal clock IOB / DCM
发表于 2012-9-24 22:52:28 | 显示全部楼层
guoluren, bie kan wo
发表于 2012-9-25 09:22:55 | 显示全部楼层
错误代码要复制全啊,这个错误的下面紧接着会告诉你怎么解决这个问题,用CLOCK_DEDICATED_ROUTE那段
 楼主| 发表于 2012-9-25 10:46:53 | 显示全部楼层
回复 3# falloutmx


    谢谢呦 没有错误啦
 楼主| 发表于 2012-9-25 16:36:27 | 显示全部楼层
回复 3# falloutmx


    请问这是什么原因造成的呢 如果修改UCF后对时钟有什么影响 是不是就相当于这个输出不能使用了呢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 01:19 , Processed in 0.024779 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表