在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3343|回复: 4

[原创] 可综合延时

[复制链接]
发表于 2012-9-18 17:36:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在asic设计当中,用组合逻辑实现一定的延时(可综合,大概10ns)。我想用插delay cell,看来相关的lib,没看到delay cell的延时功能是多长,这个具体该怎么实现啊。。。
 楼主| 发表于 2012-9-19 09:55:24 | 显示全部楼层
自己顶一下!
发表于 2012-9-20 10:14:08 | 显示全部楼层
延时不可综合.
发表于 2012-9-20 13:08:24 | 显示全部楼层
本帖最后由 warmheard 于 2012-9-20 13:12 编辑

一般lib里面都会有delay cell,延时可以通过库中的timing数据以及input transition/output load计算出来的。

这种直接调用库单元的方法需要你再综合脚本中对该单元set_dont_touch,这样就不会被优化掉。

如果你想实现10ns的精确延时,通过这种方式是不可能的,这些delay cell的延时在不同的PVT下延时会发生变化,最好与最坏的corner可能相差3倍以上。 即便是你只考虑typical情况,随着负载的变化,延时也会有所变化。

实现精确延时最好的方法是用时钟计数,看看你的设计规范如何要求的。
 楼主| 发表于 2012-9-21 13:43:41 | 显示全部楼层
回复 4# warmheard


    谢谢。。。实在是没有那么快的时钟源,对delay的要求不用那么精确,只是误差能不能在后仿真?希望不要偏差太大,比如10ns的延时,偏差有4、5个ns,这就不能用来。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 23:24 , Processed in 0.020173 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表