在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2240|回复: 3

[求助] Holdtime 可以小于0么?有么有达人给我讲下

[复制链接]
发表于 2012-8-22 15:41:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
刚发错版了。再发次。╮(╯▽╰)╭。。。如题,导师说过holdtime可能小于零,当小于零时触发器还能正常工作,到现在我还是没明白holdtime能小于零在什么情况下会出现,而且出现了为什么不会导致不定态的出现。请大家给我讲讲,求讨论,求知识。
发表于 2012-8-22 20:17:14 | 显示全部楼层
可以小于零,hold time是在FlipFlop的pin脚上量测的,如果data pin脚到MOS管的时延 - clk pin脚到器件内部MOS的时延 > 实际的hold time,那么,表现在pin脚上,hold time 就会使负的。
 楼主| 发表于 2012-8-22 21:13:19 | 显示全部楼层
123.jpg 回复 2# qwpsmile 先谢谢您的解答。您再看看我理解的对不对,上面的图是我按自己画的时序图。CLK-bin是在bin上加的CLK,同理D-bin也是加在bin上的data端。但是实际上,bin到mos是有延迟的,所以clk从bin到mos上会有一定的延时 也就是Tc->mos ,而同样D也会从bin到mos端有延迟,就是图中的TD->mos,如果在bin端的数据提前在时钟上升沿到来之前翻转,如果TC->MOS与TD->MOS延迟一样的话,这时候,触发器不能正常工作,到达mos时的数据仍然在时钟上升沿前,但是如果,相对于Tc->mos 来说,数据信号能更晚的到达mos,这样的话,在内部mos上数据就会正确的保持。这样触发器就能正确工作了,而在bin管脚上,仍然会看到 holdtime是负的(相对于时钟上升沿往前看)。
发表于 2012-8-22 22:50:02 | 显示全部楼层
回复 3# 没事DC一下


    对的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-8 17:40 , Processed in 0.018752 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表