在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 14479|回复: 31

[讨论] 电源抑制比的问题!

[复制链接]
发表于 2012-8-15 10:25:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
问一个弱弱的问题,对于单电源供电的电路是不是就不care地上的电源抑制特性呢,是不是表示实际的地非常稳定?望高手解答!
发表于 2012-8-15 23:09:44 | 显示全部楼层
哈哈,GND上的噪声对psrr的影响是很大的哦,尤其是P管输入的Miller OTA
发表于 2012-8-16 09:52:52 | 显示全部楼层
of course not。
芯片不会是只有你一个模块的,现在大都是soc,所有的片上模块的地都是通过bonding线拉出来(或者downbond出来)到外面的地,
再通过via和片外别的模块共用一个ground。由于电阻电感效应所以你的ground离真正的ground还差得远呢。


发表于 2012-8-16 12:10:01 | 显示全部楼层
呵呵,补充楼上的,其实看实际应用。比如做motor controller,电机一转起来,搞不好整个芯片就down了
 楼主| 发表于 2012-8-17 15:15:57 | 显示全部楼层
回复 2# andrew1986


    我问这个问题是因为我看到带隙基准中,输出电压那一段下面都是直接接个电阻,都谈不上电源抑制了
23131.jpg 那这样地上的噪声不都偶合到输出了吗?那带隙基准对地也太敏感了!
3445345.jpg
 楼主| 发表于 2012-8-17 15:17:30 | 显示全部楼层
回复 3# totowo


    谢谢您的解答,你给看看楼上我追问的问题吧
 楼主| 发表于 2012-8-17 15:20:37 | 显示全部楼层
回复 4# wocaishidac


    谢谢!麻烦您能再看看我楼上追问的问题不!
发表于 2012-8-17 15:25:19 | 显示全部楼层
不知道你做的chip地线有多差?做了不少bandgap,都只是仿了VDD psrr,实测也没什么问题。地线不干净,还真不知道有什么招,难道用twin power supply?
 楼主| 发表于 2012-8-17 15:52:31 | 显示全部楼层
回复 8# wocaishidac


    我也问的是这个问题,地应该比电源稳定,但是前面人回答的是一定要care地的影响,但是你看哪个buffer,地上的噪声直接到输出的。。。
发表于 2012-8-17 15:55:53 | 显示全部楼层
学习了!!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-13 18:25 , Processed in 0.025418 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表