在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10926|回复: 11

[求助] 共源级cmos放大器中的电压摆幅是什么

[复制链接]
发表于 2012-6-6 08:29:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
拉扎维《模拟cmos集成电路设计》中,P48提到输出电压的摆幅
哪位高手解释下,这里的输出电压摆幅为什么会减小。。。。。
哪些因素影响输出电压摆幅?
发表于 2012-6-6 17:07:16 | 显示全部楼层
此处的输出电压摆幅变小是因为最大的输出值为Vdd-Vth。如果不是二极管连接的管子,那样最大的输出值可以是Vdd-Vds。
 楼主| 发表于 2012-6-6 17:20:31 | 显示全部楼层
回复 2# bsaqycx


    仅仅考虑二极管连接这一种情况的话,为什么高的增益会限制输出电压的摆幅呢
 楼主| 发表于 2012-6-6 17:27:15 | 显示全部楼层
回复 2# bsaqycx


    Untitled.jpg
这里的亚阈值电导为什么会使输出接近VDD-Vth呢
发表于 2012-6-6 18:30:18 | 显示全部楼层
当I1减小时,vgs2-vth2也减小,当I1为0时,vgs2-vth2约等于0,所以输出就等于VDD-Vth
 楼主| 发表于 2012-6-6 19:35:05 | 显示全部楼层
回复 5# wenjian07


    我现在的理解程度是单从公式推导可以理解,
但是一和管子联系到一块就有点难以理解了

从管子或者说器件的角度怎么理解这个问题呢
发表于 2012-6-6 19:42:52 | 显示全部楼层
放眼望去,教科书讨论都是Razavi~~~
发表于 2012-6-6 21:36:35 | 显示全部楼层
我的分析是,书上高增益的意思是大大增大M1的尺寸,就意味着这个M1电流大大增大,而相同的M2,为迎合更大的电流,只能增大VDS,导致最大输出电压输出减小。
如有错误请指正。
 楼主| 发表于 2012-6-7 14:06:04 | 显示全部楼层
回复 7# hsh22


    是啊。。。3本经典书籍之一
你是不是已经研究透了?
发表于 2012-8-16 16:16:56 | 显示全部楼层
这个地方增益越大,要求p管的过驱动电压比n管的大Av(增益)的倍数啊,这样VDD-VTH的值就会被拉下,必然减小了电压上限。我看了你在论坛上的一些帖子,疑问在初学都会有很多,不错
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 21:54 , Processed in 0.034646 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表