在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9814|回复: 21

[求助] skew特别大 可能的原因

[复制链接]
发表于 2012-3-20 22:59:53 | 显示全部楼层 |阅读模式
2000资产
最近一个block里 发现有4个特别短的latency path 最小的是0.045ns 所以导致skew特别大,有3ns多,查了半天也没查出是什么问题 ,大家觉得可能会是什么造成的、。有遇到过类似问题的 还望请教。。

钱太多了用不完 以后每次问问题都带悬赏 把钱都分享给大家

最佳答案

查看完整内容

建议在综合工具里看下时钟树结构,show shortest 和longest path,check下create_clock有问题没,check下option和exception有问题没 report_clock_tree 和check_clock_tree看下
发表于 2012-3-20 22:59:54 | 显示全部楼层
本帖最后由 shengbeyond 于 2012-5-16 20:04 编辑

建议在综合工具里看下时钟树结构,show shortest 和longest path,check下create_clock有问题没,check下option和exception有问题没
report_clock_tree 和check_clock_tree看下
发表于 2012-3-20 23:09:41 | 显示全部楼层
检查是不是OCV的原因,确认是否需要加上OCV。
加上OCV后長path愈长,短path愈短,导致skew变得特大。
我遇到过这种问题。
发表于 2012-3-20 23:38:15 | 显示全部楼层
是否可能是没有设虚拟时钟的缘故···
发表于 2012-3-21 10:21:48 | 显示全部楼层
最小的insertion delay只有45p? primary input直接到FF的clock path吧?
发表于 2012-3-21 10:30:12 | 显示全部楼层
这些DFF直接连接到clock root?会不会有idea path的设置,或者你设置了exclude pin到这些DFF
约束设置不好:max_tran设置过大,或者设置clock 级数限制
 楼主| 发表于 2012-3-21 11:26:34 | 显示全部楼层
回复 2# 牧月


   这个是在SDF中检查的 没考虑ocv进去
 楼主| 发表于 2012-3-21 11:27:27 | 显示全部楼层
回复 4# chris_li


   基本上是 几乎没插BUF 但是不知道是什么原因造成的
 楼主| 发表于 2012-3-21 11:28:28 | 显示全部楼层
回复 5# iuqq205


   idear的设置?能详细点可能是怎么设置的 我要去查一下 因为这个不是我做的 我只是去帮着check
发表于 2012-3-21 11:48:38 | 显示全部楼层
说了半天, 到底是不是CTS后的skew report啊? PnR工具没有insert clock buffer?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 08:22 , Processed in 0.026148 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表