在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10909|回复: 11

[求助] 救命!PVT模拟到快疯了

[复制链接]
发表于 2011-12-18 00:06:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 satokazuo 于 2011-12-18 01:33 编辑

毕业专题是一个capacitor-lessLDO regulator,一个简单的模拟电路.但是从8/21开始至今12/17日还在Pre-SIM,主要是因为PVT cornor的问题。牺牲了一切娱乐,而且也退掉补习,也没准备升研究所考试,就只是卡在这PVT角落上,快疯掉了!

我只是想把东西做好,牺牲研究所考试没关系,但要知道原因


模拟IC里面一位有名的研究学者,R. JACOBBAKER在他的网站上说了一些PVT的迷思。他举了一个例子,


snap1.jpg snap2.jpg

Don’t let SPICE trick you into thinking that bytweaking the length and the

不要让spice骗了你,让你试着由调整晶体管的长度和

width of the devices you can make the currentsequal (yikes! ;-) and keep both

宽度,所以你可以使这两个电流相等,且保持让两者

devices in saturation (always)

都在饱和区,因为这个和PVT有关


专题里面的电路都是要偏压在饱和区。
学长要求全部PVT(TT SS FF SF FS,+ -10%VDD,-40~120度)都要饱和。光调MOS长度和宽度就调了三个月。好不容易在模拟上"看起来"全角落都饱和。

未命名.jpg


LDO规格中有一个LOADRegulation要求要<50ppm/mA


我的规格在TT 25 VDD可达到20ppm/mA但在某些角落下高达1000ppm/mA

因为规格表上要附上的是最差数据当作保守数据,但明显的1000ppm/mA这个模拟PVT的结果会让我这一辈子毕不了业

网络上也有人问过为什么LDOPAPER有打上一般状态的数据而不最差数据(答案有两种:一个是过不了,另外一个是不同设计考虑有不同PVT,这我可以理解)请问

1.但我到底该怎么办?是要附上20ppm/mA的数据呢?还是真的要打上最差保守数据(1000ppm/mA)

2.又要用什么样的态度去看待PVT的模拟呢?为什么几乎全部的LDOpaper都只有附上一般状态下的规格?


仔细检查过后知道是因为Voff_set造成的。但会造持成Voff_set就是因为PVT的不理想,(让电晶体管看起来"饱和"可以经由调整,但Voff_set在模拟中是无法控制的。)

问题:同学为了考研究所,故意放掉某些过不了的corner,只放TT 25的数据。

发表于 2011-12-18 00:59:17 | 显示全部楼层
哎,问题都描述不清楚,
 楼主| 发表于 2011-12-18 01:35:28 | 显示全部楼层
回复 2# hezudao


   已经重新排版过后了!如有不详尽的地方请通知

发表于 2011-12-18 02:56:21 | 显示全部楼层
确实很多论文里放最好数据,但如果报告里要求worst case就一定要worst case,analog ic不是任何时候都追求某一参数的最优化,而是要明白原因以及改进要付出的代价。比如你说性能差是因为offset,那就想方法减小offset.btw,你的cascode偏置电路怎么杨的,好的电路需要在corner下有某种tracking.公司里肯定是worst case,typical没意义。当然好的design,worst和typical不会有太大差别。
发表于 2011-12-18 09:29:41 | 显示全部楼层
运放基础不牢就开始做LDO。
千万不要想着调size去让MOST饱和,1.先确定每个MOST要多少的Vod=Vgs-Vth (od, over drive),从而给其Gate端加合适的Vbias,2.确定MOST的SIZE,让其处于饱和区,也就是Vdsat>Vod,通常要留50mV以上的margin才可能在所有PVT下都饱和,也就是Vdsat-Vod>50mV。最后一点,不知道你第一张图什么意思,不可以用ideal Voltage source做bias voltage,用ideal current source * diode产生bias voltage,也就是current mirror.
load regulation太大,说明你的output impedance太大,也就是loop gain不够,初步看起来,应该就是你的OPAMP都已经逃离饱和区了,导致loop gain不够。饱和问题解决后这个问题自然会跟着解决。
发表于 2011-12-18 11:06:17 | 显示全部楼层
增加DC loop gain有助于提高load regulation
发表于 2011-12-18 12:43:14 | 显示全部楼层
这电路做的离毕业还早着呢. 对性能指标的理解好像还不透彻.电路搭好像也没有考虑很多因素. 哎, 找两篇论文过来抄写50遍再说.
发表于 2011-12-21 17:30:24 | 显示全部楼层
回复 1# satokazuo

本科论文已经做的不错了

其实有时候过于在意所有的corner,去找worst case会有一点钻牛角尖,很有可能所谓的worst case只有万分之一出现的可能

也许你的monte carlo simulation results,可以在3 sigma以内

但是分析下worst case影响性能的因素是必要的
发表于 2011-12-21 20:36:57 | 显示全部楼层
trade-off
发表于 2011-12-21 20:40:49 | 显示全部楼层
这个电路没有补偿,不会稳定吧??!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 10:41 , Processed in 0.026113 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表