在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2834|回复: 8

[讨论] FPGA在多大的时钟下会频繁遇到时序收敛问题?

[复制链接]
发表于 2011-11-23 17:35:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
讨论一下,FPGA在多大的时钟下会频繁遇到时序收敛问题?我个人经验,在100M以下,一般不会有什么问题,设计代码比较随意,但超过100M,时序收敛问题比较多,设计的注意事项也多了!
发表于 2011-11-23 17:38:46 | 显示全部楼层
这个和器件的速率等级也有关系的。
 楼主| 发表于 2011-11-24 09:21:08 | 显示全部楼层
很少有用到高速度等级的器件吧,比较难买!
发表于 2011-11-24 15:38:58 | 显示全部楼层
回复 1# asyou
楼主说的对,100M很普遍。我的经验是一个路径如果上3个adder或者五六个MUX基本上就下100了
发表于 2011-11-25 02:25:43 | 显示全部楼层
这个是个经验值.....感觉用处不大.....
发表于 2011-12-23 07:17:13 | 显示全部楼层
和设计直接相关吧,如果是ASIC的代码,在FPGA上可能只能跑50M
发表于 2011-12-23 10:04:24 | 显示全部楼层
这个和器件能力也有关系!
发表于 2011-12-23 10:48:39 | 显示全部楼层


这个东西应该没有什么经验,看电路的复杂程度,如果组合逻辑很大,跑20MHz可能都会有问题。另外,如果有异步电路,即使电路很小跑100MHz也还是可能出问题,需要下好约束才能解决问题。
发表于 2011-12-23 12:58:30 | 显示全部楼层
根设计和板子都相关
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-14 10:09 , Processed in 0.024598 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表