在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: alexsoton82

[讨论] 用65nm 1.0V mos 做opamp 真有意义吗?

[复制链接]
发表于 2011-11-8 03:40:54 | 显示全部楼层
soc 会用到thick device。特别是IO
发表于 2011-11-8 05:27:18 | 显示全部楼层
回复 8# lovexxnu


    为啥模拟的话就不用scaling,很负责人的告诉你,至少到40nm,每一次scaling都面积缩小很多
发表于 2011-11-8 07:12:26 | 显示全部楼层
回复 12# hezudao


   analog电路的size要大很多,面积不和工艺尺寸成正比,一两代之间的size相差不多,如果你要说40n和0.18比的话,那肯定小很多,不过这样比没意义,0.18的比0.6的也小很多,而且analog电路比较依赖于工艺,小尺寸工艺性能可能会差很多
发表于 2011-11-8 07:24:12 | 显示全部楼层
回复 10# alexsoton82


   要是在SOC内部用thick oxide的话,那就要增加一个power domain,牺牲应该不小吧,我也没注意过这个问题,都是个人感觉而已了,这个要资深从业的来具体说说,我还是个门外汉
发表于 2011-11-8 07:46:43 | 显示全部楼层
回复 13# lovexxnu


    如果是高速的模块,还有如果能用数字方法来提高模拟性能的,模拟面积都会随着工艺变小而变小,
发表于 2011-11-8 08:48:03 | 显示全部楼层
学习了
发表于 2011-11-8 09:04:57 | 显示全部楼层
回复 12# hezudao


    按比例缩小确实可以,但在某些特殊应用考虑下,特别是对低功耗,高速的要求,想省面积还是不要从analog着手了

    40以下就更别想了,拿面积换性能吧
发表于 2011-11-8 11:31:47 | 显示全部楼层
回复 17# kwankwaner


    个人经验: 同样的模块(15bit 线性度), 从0.13 到65 到40, 每个节点都能少一半面积,功耗也相应减小。当然结构要变化或者创新
发表于 2011-11-8 12:44:10 | 显示全部楼层
回复 18# vdslafe


    基本都是电容省出来的
发表于 2011-11-8 12:52:28 | 显示全部楼层
你觉得电容能省那么多,你有比较过40nm 和65的cap 么?  电容面积变小,也不省功耗啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 06:50 , Processed in 0.022158 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表