在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4270|回复: 7

[求助] sc multi-bit delta-sigma调制器reference buffer疑问

[复制链接]
发表于 2011-10-3 09:36:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
refproblem.jpg
     如图所示,调制器采用采样电容与内部DAC电容共用的结构,bandgap产生的参考电压通过buffer外接大电容输入到电路内部,但是buffer接多少开关和电容负载是跟信号幅值相关的,等效模型如(b)图所示,我现在的仿真波形所下图所示:

ref.jpg


      我的采样率是100MHz, 才跑了25us多,refp,refn就已经偏了0.4mV, 我现在的指标要求达到snr 80dB左右,这样大偏差显然是不能忍的,由仿真波形来看,refp,refn根本没有稳定,而cmo信号由于不像refp,refn接了很多负载,所以能很快稳定,但是与信号相关的这种负载的变化怎么能控制,是我的buffer不够强大吗? 请各位大大指教啊~~
下图是我用的buffer结构,最简单的这种:
buffer结构.jpg
refproblem.jpg
 楼主| 发表于 2011-10-3 11:19:01 | 显示全部楼层
自己顶一下,请大家指点一下啊!~~
发表于 2011-10-4 23:22:38 | 显示全部楼层
BW and Gain is not enough to lock the BGR and output of buffer...
 楼主| 发表于 2011-10-5 19:47:36 | 显示全部楼层
回复 3# tianbian360

我现在仿真时buffer后面挂了一个大解耦电容,buffer的主极点完全由这个解耦电容来决定,被拉得很低,那么在设计buffer时,在testbench里应该给它挂一个怎样的负载呢,是根据后面电路的实际情况估计一个值吗? 另外,如果要挂大的电容负载,这个buffer的gain和BW一般应设计到多少呢?~
发表于 2011-11-14 11:12:44 | 显示全部楼层
同等答案
发表于 2015-1-8 16:13:32 | 显示全部楼层
回复 1# kuaiyu 请问下 你是用什么画的呢?
发表于 2015-1-8 16:43:54 | 显示全部楼层
顶一下,留意留意,被22u的负载震惊了……
发表于 2015-11-26 16:13:37 | 显示全部楼层
你的buffer的输出驱动电流太小,无法维持片外电容周期性损失掉的电荷量。
建议增大buffer输入级增益,减小静态时输出驱动级的过载电压(增大输出管子)。带宽啥的不用管,保证内部极点不影响稳定性就行
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-29 05:29 , Processed in 0.032413 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表