在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: yxh12321

[求助] PLL后仿真问题,急~~~~~~

[复制链接]
 楼主| 发表于 2011-8-3 16:46:36 | 显示全部楼层
 楼主| 发表于 2011-8-3 16:51:21 | 显示全部楼层


chargepump电流改变了吧?或者你的RC改了?
简单降低毛刺,也可能会影响到环路的带宽
wuyanhui 发表于 2011-8-1 17:51



CP的电流 2个版本一样的,RC也一样,只不过另一个版本略微多加了几个电源地电容,然后就是版图的布局不太一样。版图的布局当时之所以改动,就是为了降低VCO控制电压的毛刺,现在毛刺降下来了,jitter 却大了不少。(另:模块内部都是一样的)

你说  单降低毛刺,可能会影响到环路的带宽?

求解?

降低毛刺的手法 仅仅是降低一些寄生电容,没有动RC等重要的东西
发表于 2011-8-3 19:51:39 | 显示全部楼层
你测量的什么jitter?用的什么方法呢?
发表于 2011-8-3 19:52:51 | 显示全部楼层
如果是TIE jitter的话,检查一下TIE 周期怎么选取的
发表于 2011-8-4 17:06:10 | 显示全部楼层
回复 11# yxh12321


    你的版图改变引起后仿网表改变,如果变化较大仿真精度发生变化是可能的。
但是你主要要找出控制信号毛刺是不是确实影响性能,有时候不一定的。
发表于 2011-8-4 20:52:07 | 显示全部楼层
学习之中··········
 楼主| 发表于 2011-9-14 10:36:30 | 显示全部楼层
本帖最后由 yxh12321 于 2011-9-14 10:38 编辑


你测量的什么jitter?用的什么方法呢?
bofa 发表于 2011-8-3 19:51



不好意思,这么晚才回复
period jitter ,它的  PK2PK 和 RMS 都测
就在 cscope里测的

我的设置都给的一样的,包括观测的时间段,理想周期的精确度
 楼主| 发表于 2011-9-14 10:43:09 | 显示全部楼层


你的版图改变引起后仿网表改变,如果变化较大仿真精度发生变化是可能的。
但是你主要要找出控制信号毛刺是不是确实影响性能,有时候不一定的。
   
kau 发表于 2011-8-4 17:06



不好意思,现在才回复
后来我也意识到了这一点,我觉得可能在减小 vctrl 的毛刺的时候,不小心增大了vco那里引入的噪声。
哎!折腾了快2个月,还是没得出什么确定的结论
发表于 2011-9-18 14:33:53 | 显示全部楼层
回复 18# yxh12321


    怎么测的jitter?直接对PLL的输出波形测量吗?这样只是反应电荷泵失配以及电源噪声引起的jitter。 做的后仿是提取r,c,cc参数?测量出来jitter小的那个是电源到地的cap加得比较多的那个版本吧?
 楼主| 发表于 2011-9-29 15:24:00 | 显示全部楼层
[quote   怎么测的jitter?直接对PLL的输出波形测量吗?这样只是反应电荷泵失配以及电源噪声引起的jitter。 做的后仿是提取r,c,cc参数?测量出来jitter小的那个是电源到地的cap加得比较多的那个版本吧?kool 发表于 2011-9-18 14:33 [/quote]

大牛来了,非常感谢回复

1、对,hspice仿完后,直接在cscope里测jitter。
2、后仿提取了 R, C, CC
3、电源地cap,在对比的几十个版本中,发现它并不是越多越好。我觉得理论上应该越多越好,但可能在加cap的过程中,周边的什么东西被改变了影响了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 02:17 , Processed in 0.025418 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表