|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
本帖最后由 TomPaul 于 2011-7-16 16:36 编辑
公司有个soc的后端项目
partition之后有4部分,C1,C2,C3,和C4(几个模拟模块,像pll,adc什么的,还有一些数量不多的std cell)
先完成了C1,C2,C3,然后抽了他们的lef,lib信息,最后再做top层
top层的时候,我写了个ctstch文件,做cts的时候,soce只优化了C4的timing,而做sta的时候是要分析C1,C2,C3,C4等内部dff之间的skew,现在这个violation比较大了,应该是我top层的cts处理不对
还请各位不吝赐教了 |
|