在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12164|回复: 4

[原创] ALTERA VREF管脚当做IO的错误

[复制链接]
发表于 2011-5-30 14:44:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Error: Output or bidirectional pin COMMON_I[14] in pin location AF21 (pad_239) is too close to VREF pin in pin location AC18 (pad_240)
Error: Cannot place pin COMMON_IO[2] to location R6
        Error: Can't place VREF pin T7 (VREFGROUP_B2_N0) for pin COMMON_IO[2] of type bi-directional with 1.8 V I/O standard at location R6

                Error: Too many output and bidirectional pins per VCCIO and ground pair in I/O bank 2 when the VREF pin T7 (VREFGROUP_B2_N0) is used on device EP4CE115F29C8 -- no more than 9 output/bidirectional pins within 14 consecutive pads are allowed when the voltage reference pins are driving in, but there are potentially 10 pins driving out


如上所提示的错误(仅仅是摘录了一段),CYCLONE4器件。
自己估计是VREF管脚使用上缺少了一个设置,结果导致VCCIO输出/双向 端口过多的问题?但是不确定
发表于 2011-5-30 22:21:00 | 显示全部楼层
是这样的,你的理解没有错。
ALTERA的CYCLONE III和IV器件在支持1.8V电平的时候一个BANK内的输入输出引脚数量是有限制的。
 楼主| 发表于 2011-6-15 17:57:49 | 显示全部楼层
后来
1)把一个BANK中的IO STANDARD都设置成为DDR IO电平
2)set group
3)就可以了
发表于 2012-1-31 16:45:04 | 显示全部楼层




    请教下 我现在也遇到这个问题了,怎么set group ?
发表于 2012-8-31 15:14:20 | 显示全部楼层
同问  。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 19:25 , Processed in 0.021814 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表