在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 46048|回复: 144

[资料] 延迟锁相环DLL设计介绍(内含参考电路)

[复制链接]
发表于 2011-4-3 17:44:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
延迟锁相环(DLL)能够减少芯片时钟缓冲延时与改进I/O时序空余,所以广泛应用于微处理器、存储器与通行IC设计中。同时DLL还可以用于生成多时钟信号用于内建自测试电路中。DLL主要的功能是在电压控制延迟线(VCDL)的最后一级输出的输出时钟与输入时钟进行时钟相位对齐。当相位对齐后,VCDL中的内部延迟级能够提供不同相位的时钟信号,提供相位位移的功能。然而,时钟上升斜率与数字电路的集成度使DLL相位对齐难度增加。比如,电源电压稳定性与数字电路在开关过程中产生的衬底噪声都会影响DLL的正常工作,导致输出时钟产生抖动。因此在DLL设计中,需要从宽锁相幅度、低抖动与锁相速度上进行权衡设计。。。。

DLL设计介绍.pdf

323.01 KB, 下载次数: 3509 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2011-4-3 20:31:23 | 显示全部楼层
DLLxuxuexi
发表于 2011-4-3 20:34:21 | 显示全部楼层
呵呵,谢谢楼主
发表于 2011-4-3 23:03:35 | 显示全部楼层
good information !!!
发表于 2011-4-4 09:13:11 | 显示全部楼层
有人发过,请确认
发表于 2011-4-6 23:06:00 | 显示全部楼层
十分感谢楼主
发表于 2011-4-8 17:55:14 | 显示全部楼层
谢谢分享
发表于 2011-4-8 18:08:48 | 显示全部楼层
回复 1# icbbs


    好东西 下来看看了 谢谢
发表于 2011-4-9 21:57:27 | 显示全部楼层
正好需要啊。。。。
发表于 2011-5-3 20:00:56 | 显示全部楼层
下来看看
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 09:48 , Processed in 0.054167 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表