在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: today_nothing

带开关电容共模负反馈电路的运放怎么样仿真

[复制链接]
发表于 2011-1-17 17:00:47 | 显示全部楼层
ddddddddddddddddddddddddddddd
发表于 2011-1-24 23:13:01 | 显示全部楼层
理想的共模反馈具体用VCVS怎么搭啊,坐等高手指点,谢谢~~~~~~~~~~~
发表于 2011-1-28 12:36:49 | 显示全部楼层
我是做pipeline ADC的,我觉得对于LZ你提出的问题没有必要过于纠结,因为SC-CMFB用于FD OTA的时候一般是在离散采样系统中,评价这样的电路,应该看它瞬态响应的质量,比如是否过冲,抖动,慢爬行等等,而不是一味地考究它的AC响应。(tran性能与零极点和运放第二级电流的关系更密切,单纯看AC没有太大意义)
在我的经验里,运放加入SC-CMFB用pss+pac分析出的AC与加入用VCVS+大电阻+小电容组成ideal CMFB的AC差不多,除了增益有所下降,那是因为pac分析时已经考虑了SC-CMFB的等效阻抗。
我们的精力其实应该放在如何取SC-CMFB的预充电电容与重分布电容的大小,以及各个开关的尺寸上,最终看的还是带上实际共模反馈和开关后对于输入信号的建立情况。
发表于 2011-2-19 12:19:06 | 显示全部楼层
顶!!!!!!!
发表于 2011-2-23 13:57:12 | 显示全部楼层
很好的学习贴
发表于 2011-3-10 22:58:11 | 显示全部楼层
hao///
发表于 2011-5-17 09:19:03 | 显示全部楼层
:)
发表于 2011-5-22 22:25:49 | 显示全部楼层
学习了~~~
发表于 2011-6-11 15:26:25 | 显示全部楼层
谢谢84楼,学习了
发表于 2011-6-11 21:48:14 | 显示全部楼层
用pss和pac
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 07:10 , Processed in 0.023872 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表