在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4366|回复: 7

[求助] FPGA中pll使用的问题

[复制链接]
发表于 2010-5-21 11:00:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人用的是altera cycloneIII的FPGA,在设置PLL时出现问题,
生成后的PLL模块共四个端口:areset,inclk0,c0,locked,
将晶振时钟输入引脚直接连入inclk0,并将某个PLL_CLKOUT连接到c0,
但是观察并没有任何时钟输出信号,
那么对于PLL输出引脚是必须要综合后使用的PLL配对还是可以用任意一个PLL_CLKOUT呢,因为我们是无法得知FPGA具体使用的哪一个PLL的,
另外是不是FPGA任意一个时钟输入端都可以接到所有的PLL上?
发表于 2010-5-21 13:03:45 | 显示全部楼层
PLL_CLKOUT是在什么模块上的?你不是说生成的PLL只有那四个端口吗?
发表于 2010-5-21 13:52:42 | 显示全部楼层
具体的pll使用要查阅你的器件detasheet。关于时钟引入和输出方式及各种限制有详细的说明,可以在altera的网站上找到。
 楼主| 发表于 2010-5-21 15:47:31 | 显示全部楼层
终于知道真相了,
原来把复位输入端areset搞错了,这个是高有效,结果连上了个低有效复位信号,
悲剧啊。。。
发表于 2010-5-21 21:16:22 | 显示全部楼层
pll使用要查阅你的器件detasheet
发表于 2010-10-9 09:10:07 | 显示全部楼层
回复 2# gaurson


    htxxxxxxxxx
发表于 2010-10-9 12:34:28 | 显示全部楼层
我之前也是沒看清楚...弄了老半天....
最後才發現我給錯了...
发表于 2010-10-9 12:41:01 | 显示全部楼层
You can reference the fpga doc on the alter web site
That data is useful.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 16:22 , Processed in 0.020598 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表