在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5356|回复: 7

用VHDL设计加性高斯白噪声

[复制链接]
发表于 2009-9-15 14:55:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
哪位大牛可以帮小弟解决一下难题~不胜感激~ 第一步由两个LFSRlinear feedback shift register)构成,用两个小m序列生成器实现,这两个小m序列生成器分别由16D触发器构成,产生周期为216-1的伪随机序列。但这两个小m序列的生成多项式不同,而且每次取出的四位二进制数也是在不同位置取出的,所以可认为这两个小m序列生成的两个四位二进制数是两个不相关的独立随机数。当然这两个四位二进制数我们均当作小数来看待,即这四位依次为小数点后四位。 第二步是两个ROM查表模块。因为在FPGA中无法快速实时的实现乘除、开方及正弦表达式的运算,为了保证实时性,采用查表的方法实现,即将四位二进制数输出,然后在MATLAB中将其转化为小数,在分别做fg的运算,将运算结果分别转换为9位的二进制数,这个数表示一个既有整数位又有小数位的有符号数。然后将按两个式子算得的9位二进制结果分别对应其输入的4位二进制数写成两个ROM以共查表。这里需注意,在MATLAB中将计算的十进制结果转化为9位二进制数表示的小数时的得到二进制序列为补码,而非原码,此处不用再做补码到原码的转换,因为相乘时直接应用补码。 第三步是一个乘法器。这个乘法器将查表得到的算法第二步的计算结果相乘来得到最后的噪声值。在VHDL的乘法运算中,两个乘数编译器看做是补码而不是原码,而且其得到的相乘结果也是以补码形式给出的。故在乘法器中,可将查表得到的两个补码直接相乘,得到一个18位的补码。


PS:可以不用全部解答,说一下思路也好呀……

[ 本帖最后由 lovelysty 于 2009-9-16 08:58 编辑 ]
发表于 2009-9-15 15:04:00 | 显示全部楼层

纯支持

好难啊,我也不明白,纯支持下,等待专家
 楼主| 发表于 2009-9-16 08:52:29 | 显示全部楼层
自己顶起……
发表于 2010-8-16 08:49:37 | 显示全部楼层
等待大牛!!!
发表于 2010-8-19 20:21:33 | 显示全部楼层
支持一下
发表于 2013-5-28 16:29:50 | 显示全部楼层
回复 1# lovelysty


    你好,这个你做出来了吗?我现在也做这个,能交流一下吗
发表于 2017-12-8 08:54:04 | 显示全部楼层
你好,这个你做出来了吗?我现在也做这个,能交流一下吗
发表于 2018-11-28 17:37:53 | 显示全部楼层
学习中。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 13:51 , Processed in 0.049735 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表