在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 151|回复: 7

[求助] 全差分运算放大器的增益计算与仿真结果不一致

[复制链接]
发表于 昨天 14:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 a1367011148 于 2025-8-18 18:22 编辑

全差分运放的电路原理图

全差分运放的电路原理图

电路如图所示,图1左图为该运放的复位状态,此状态下可以将输入-输出的共模点设置为VREF(1.2V)。   图1右图为运算放大状态,其增益如图所示。   运放使用理想运放,电容CS和CH均设置为1pF,理论上电压增益应该为1。此时的Vin-=0,Vin+=0.2V

仿真结果如图2和图3所示:

复位状态

复位状态

运算放大状态

运算放大状态

显然,在复位状态下,输入-输出节点的电压均被设置为VREF(1.2V)。但是在运算放大状态下,输入的电压差为0.2V,输出的电压差却为0.4V,为啥电压被放大到了原来的两倍?如果按照理论计算的话,应该就是1:1才对呀。想了半天没想明白,各位大佬有人知道我哪里没理解到位嘛?非常感谢!


添加一个CLK时序图: 1.jpg

点评

如果是开关电容电路,需要画出开关和开关时序波形。 开关电容电路不能简单按照连续时间电路来理解。  发表于 昨天 16:02
发表于 昨天 16:26 | 显示全部楼层
看书吧。看你列的公式感觉像模拟集成电路的书都没看过...
回复 支持 反对

使用道具 举报

 楼主| 发表于 昨天 16:43 | 显示全部楼层


   
nanke 发表于 2025-8-18 16:26
看书吧。看你列的公式感觉像模拟集成电路的书都没看过...


大哥,网上那么多全差分运放的增益都是我这个公式,我这图1的增益的公式哪里错了?既然你说我不懂,那你教我正确答案呗
回复 支持 反对

使用道具 举报

发表于 昨天 18:03 | 显示全部楼层
是一个周期吗,加上CLK的波形看看

回复 支持 反对

使用道具 举报

 楼主| 发表于 昨天 18:23 | 显示全部楼层


   
littlemud 发表于 2025-8-18 18:03
是一个周期吗,加上CLK的波形看看


大佬,我把CLK的时序图加上了,你再瞅一眼呢,非常感谢!
回复 支持 反对

使用道具 举报

发表于 昨天 18:51 | 显示全部楼层


   
a1367011148 发表于 2025-8-18 18:23
大佬,我把CLK的时序图加上了,你再瞅一眼呢,非常感谢!


把时钟,输入,输出放一起来看比较好。你的输入应该是个正弦波吧,你可以把输入给成直流信号,比如VCM-100m和VCM+100m,然后再看看是不是一个时钟周期内输出增加200m。
回复 支持 反对

使用道具 举报

 楼主| 发表于 昨天 20:03 | 显示全部楼层


   
littlemud 发表于 2025-8-18 18:51
把时钟,输入,输出放一起来看比较好。你的输入应该是个正弦波吧,你可以把输入给成直流信号,比如VCM-10 ...


我输入给的DC电压,没给正弦波。VIN-给的0V,VIN+给的200mV,然后仿真波形就是上面图里的。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-19 03:44 , Processed in 0.015893 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表