在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 110|回复: 0

[求助] PCIE3.0 8Gbps 参考时钟JITTER仿真求助

[复制链接]
发表于 昨天 16:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

各位大佬,请教如下问题:

PCIE3.0 8Gbps 参考时钟JITTER 标准如下:

1. Max. 1ps RMS, 只是RJ吗?对应的TJ 峰峰值应该是多少呢?
2. 测量点是在CDR之后吗?
3. 对SIPI工程师,封装+PCB设计的要求应该是多少?如何仿真呢?
    换句话说:如何设计/仿真封装+PCB以便满足max. 1.0 ps RMS规范要求?

哪位有类似的经验,请不吝赐教!!!




您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-8 08:15 , Processed in 0.012477 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表