在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 156|回复: 2

[求助] CMOS 555设计问题

[复制链接]
发表于 昨天 22:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
virtuoso 新人小白,最近在软件上设计一个CMOS 555芯片,用的是smic18mmrf的工艺库
这是555的电路图

屏幕截图 2025-05-05 215610.png
比较器:
屏幕截图 2025-05-05 220150.png 屏幕截图 2025-05-05 220218.png
与非门:
屏幕截图 2025-05-05 220332.png
反相器:
屏幕截图 2025-05-05 220340.png
放电电路:
屏幕截图 2025-05-05 220522.png
施密特触发器仿真如下:




屏幕截图 2025-05-05 213801.png 屏幕截图 2025-05-05 215917.png
我使用的是1.8v的电源,两图线交点处的电压明显不是1/3VDD和2/3VDD,这有可能是什么原因?

多谐振荡器更是没出正常图线:
屏幕截图 2025-05-05 214017.png
这里是电路图:
屏幕截图 2025-05-05 213907.png
R1、R2、C分别为10K、10K、10n
帮帮孩子,快被折磨疯了



发表于 6 小时前 | 显示全部楼层
我只是路過,不是專家,隨便說說。
電源1.8V,1/3VDD=0.6V,與 MOS 的 Von / Voff 值相差多少?
发表于 4 小时前 | 显示全部楼层
2级NORAND+NORAND+2级INV之后有延时正常,把1p寄生改为1f,去掉1级NORAND和INV应该好很多
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-6 12:34 , Processed in 0.016778 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表