在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 435|回复: 8

[求助] 想请问大佬,MPW最后将大家的版图拼版的时候,能90度旋转几位同学的芯片版图吗?

[复制链接]
发表于 3 天前 | 显示全部楼层 |阅读模式
100资产
如题,我们在做TSMC 65nm工艺的MPW,最后拼版的时候,为了紧凑,就把几个同学的版图90度旋转了。请问这是可以的吗?考虑制造过程中的刻蚀和离子注入,旋转之后是不是会影响MOS管的性能?

主要是ADC,担心影响里面模拟电路的性能。

最佳答案

查看完整内容

65nm应该可以的。40nm以下很多foundry对PO的朝向会有额外的要求,如mem的bitcell PO朝向、coredevice PO、critical RES的朝向要求方向一致。
发表于 3 天前 | 显示全部楼层
65nm应该可以的。40nm以下很多foundry对PO的朝向会有额外的要求,如mem的bitcell PO朝向、coredevice PO、critical RES的朝向要求方向一致。
发表于 3 天前 | 显示全部楼层
既然是同学的,那就可以,哈哈
发表于 3 天前 | 显示全部楼层
怎么保证一颗die里面所有的管子朝向一致,如果不一致,转90度有什么关系.
发表于 3 天前 | 显示全部楼层
关于MPW有个问题需要请教一下,给了5mm*5mm的面积,版图拼接需要画个5*5的框框,然后把版图放进这个区域吗?还是只要按照划片道的间距把版图拼接好,面积小于给定的5mm*5mm的面积,随便放置?提供的gds面积小于5mm*5mm的面积就行?
发表于 3 天前 | 显示全部楼层
一般来说,有相同模块且性能要求较高不建议方向不一致,其他无所谓,多个chip同理
 楼主| 发表于 前天 01:12 | 显示全部楼层


Hasta 发表于 2025-4-25 11:40
关于MPW有个问题需要请教一下,给了5mm*5mm的面积,版图拼接需要画个5*5的框框,然后把版图放进这个区域吗 ...


后者即可
发表于 前天 11:40 | 显示全部楼层
发表于 前天 12:25 | 显示全部楼层


Hasta 发表于 2025-4-25 11:40
关于MPW有个问题需要请教一下,给了5mm*5mm的面积,版图拼接需要画个5*5的框框,然后把版图放进这个区域吗 ...


一般 5000x5000 可 排方形 , area 一样 这勋问 FAB 那边
, 另一个 mpw 内因各 die 大小 不同 会很难切开 最好 统一 die size , FAB 好方便切 sub diw saw
Die 能否旋转 , 普通的 是可 .  device match report 会 不同 mos 方向 ,
90~ 0.18um 都还可
先进制程则要求很多
同一个  std_cell  光方向 就 aa ab ba 类 就不能 .

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-28 19:24 , Processed in 0.024296 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表