在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 235|回复: 1

[求助] DT SDADC斩波与时钟问题

[复制链接]
发表于 2025-3-30 09:30:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟最近在仿真2-2MASHsigmadelta,最初采用vpulse当理想时钟结果一切正常,未开启噪声的情况下未加入斩波开关时SNR为128dB,SNDR为126dB,加入斩波开关时SNR为126dB,SNDR为123dB。但是采用实际时钟未加斩波时SNR为120dB,SNDR为110dB,加入斩波后SNR就变为了111dB,SNDR更是降到了99dB。已知实际时钟和理想时钟的波形基本相同,但是实际时钟的上升下降沿并未精确匹配。我想问问为什么加入斩波以后非线性会恶化这么多呢?还有实际时钟存在什么非理想因素会影响到ADC的性能,时钟是采用一个vpulse加两项不交叠产生电路做的
 楼主| 发表于 2025-3-30 22:48:32 | 显示全部楼层
顶楼
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-20 02:22 , Processed in 0.014727 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表