在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 775|回复: 5

[求助] 求助,关于FVF LDO的零极点分析

[复制链接]
发表于 2025-3-1 16:47:19 | 显示全部楼层 |阅读模式
200资产
关于下面的这篇FVF LDO论文,作者分了有无片外输出电容的两种情况,他表示在有片外电容的情况下,电路有三个极点和一个零点,如下图,本人刚入门,仅能看出主极点是输出极点,次级点p2位于Mp栅级,不太知道极点p3对应的节点是哪里,由谁贡献的,同时也不并清楚零点的来源。

                               
登录/注册后可看大图


接下来是无片外电容情况,作者给出了如下图的极点分布,我猜测作者是想表示Mp栅级是主极点p1,输出极点是高频极点p3,想问问大家那次级点p2又是谁贡献的呢,而且一般在无片外电容情况下,不应该是输出节点是次极点吗?

                               
登录/注册后可看大图

200信元奉上,虚心求教,求大佬解释,下面是论文原文

最早提出FVF-Development of single transistor control LDO based on Flipped Voltag.pdf

2.13 MB, 下载次数: 28 , 下载积分: 资产 -2 信元, 下载支出 2 信元

 楼主| 发表于 2025-3-2 15:02:31 | 显示全部楼层
upup,有知道的大佬可以解答一下吗
发表于 2025-3-3 16:09:51 | 显示全部楼层
本帖最后由 chenmeiyi 于 2025-3-3 16:11 编辑

我想问一下输出电阻不是1/gm^2ro^2嘛,为什么这边主极点直接这么写?
发表于 2025-3-3 16:57:18 | 显示全部楼层
零点是因为RC串联造成的,串联阻抗为0求出来的
 楼主| 发表于 2025-3-6 16:42:35 | 显示全部楼层


chenmeiyi 发表于 2025-3-3 16:57
零点是因为RC串联造成的,串联阻抗为0求出来的


原来如此,谢谢
 楼主| 发表于 2025-3-6 16:44:32 | 显示全部楼层


chenmeiyi 发表于 2025-3-3 16:09
我想问一下输出电阻不是1/gm^2ro^2嘛,为什么这边主极点直接这么写?


你说的有道理,我之前都没注意到这点,这篇文章看不懂的地方太多了,现在又多了一处
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-6 03:44 , Processed in 0.052626 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表