在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 391|回复: 6

[原创] MIPI DPHY模拟接口电路LP TX

[复制链接]
发表于 2025-2-18 22:07:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教:
如图所示是LPTX电路,我个人的分析是由两级组成,第一级是反相器(P1、N1和P2、N2)加中间串联的电阻R1-R4,通过调节电阻的阻值或者N3、N4、P3、P4的gate 电压来调节上升下降沿斜率,第二级是由P0和N0组成,UP和DN的信号通过TG1和TG2的作用,最终输出波形的上升和下降沿,电容用来隔直流同时可以优化占空比,TG4用来提供直流点,电阻RO接到PAD Vout,因此可以充当一下ESD的作用,不知道我这么分析对不对
现在遇到的问题是1:需要让电路的输出等效阻抗不小于110,为了满足这个要求,我加大了电阻R0的阻值,但加大阻值带来的反作用就是在负载是70p的条件下,我的上升沿下降沿(15%-85%)过大,不满足要求,为了降低这个上升下降沿时间,改变了R1和R4的阻值,有效果,但仍然不能降到25ns 以下,除非把R0变小,但这样输出阻抗又不满足要求了
第一次做这个请问有没有相关的资料或者有什么分析思路嘛?谢谢
B2E07E4E-B03F-416D-B038-29F0A32599BE.jpeg
发表于 2025-2-18 23:02:41 | 显示全部楼层
TG是什么器件,是分2级,这个电路貌似是通过调节4个电阻,让输出级的P0 N0不出现同时打开的瞬态电流过大,可以解决输出过冲,以及防止瞬态电流过大
 楼主| 发表于 2025-2-19 00:39:42 | 显示全部楼层


xgreatful 发表于 2025-2-18 23:02
TG是什么器件,是分2级,这个电路貌似是通过调节4个电阻,让输出级的P0 N0不出现同时打开的瞬态电流过大, ...


TG是传输门
发表于 2025-2-19 09:25:21 | 显示全部楼层
你现在slew rate不够 为什么不把 R1 R2 R3 R4去掉呢
发表于 2025-2-19 10:12:44 | 显示全部楼层
等效输出阻抗是看输出级的导通电阻P0和N0吧,R是延迟级没有影响。你加电阻,或者通过加电流源限制上升时间都可以。mipi协议有测输出电阻的电路。
 楼主| 发表于 2025-2-19 20:08:01 | 显示全部楼层


xuwenwei 发表于 2025-2-19 09:25
你现在slew rate不够 为什么不把 R1 R2 R3 R4去掉呢


今天试了一下,把R1-R4都去掉,反而不如把R1和R4减小效果好(当然还是不满足要求),不知道什么原因,
 楼主| 发表于 2025-2-19 20:14:44 | 显示全部楼层


Chenyue007 发表于 2025-2-19 10:12
等效输出阻抗是看输出级的导通电阻P0和N0吧,R是延迟级没有影响。你加电阻,或者通过加电流源限制上升时间 ...


你说的R是延迟级没有影响这个R是电路图里面的R0嘛?加电阻或者加电流源是说的第一级那里加电阻或者电流源吧?电流源是加不成了,结构不让改,我是按照这个图进行仿真的,我不太确定他这个图里面的电阻和我电路图里面的电阻R0是不是同一个,因为我默认成同一个了,所以仿真的时候就没有额外在Vout输出那里加电阻,我直接接了sweep output voltage
9E7A2739-8616-44F7-95DD-42A2F2AF7256.jpeg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-3-3 21:12 , Processed in 0.023245 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表