在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 79|回复: 3

[求助] TetraMax的Pattern仿真求助

[复制链接]
发表于 前天 21:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
TetraMax在生成Pattern后,直接执行run_simulation,所有Pattern都过了(包括Serial和Parallel);但用vcs对生成的tb进行仿真时,在Serial模式下,某些Pattern会报错,提示在某时间点下,“检测数据为1,但应该是0”;看了下波形,这些时间点都是信号发生跳变的时候


想请问下这个问题是否是vcs对时间片的划分导致的呢?
因为run_simulation已经过了,请问还会不会是网表或spf文件有问题呢
发表于 昨天 16:14 | 显示全部楼层
你的vcs仿真时前仿还是后仿,vcs仿真出错后,有没有用PSD的pattern做仿真检查一下。
 楼主| 发表于 昨天 20:22 | 显示全部楼层


DFTbin 发表于 2025-1-17 16:14
你的vcs仿真时前仿还是后仿,vcs仿真出错后,有没有用PSD的pattern做仿真检查一下。 ...


是前仿,请问PSD的Pattern该如何配置生成呢?

试了下
https://blog.csdn.net/myx_mike/a ... 01103-null-null.142
网页提到的指令,set_atpg -parallel_strobe_data_file 生成的psd文件是空的
而且我是用write_pattern -stilv 生成的 tb,没有用write_testbench,不知道会不会有影响,求教
 楼主| 发表于 昨天 21:01 | 显示全部楼层
看了下DRC报的Warning,基本都是C5 C8、N20 N23 这种非致命性问题,所以不太清楚为什么仿真过不了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-18 06:46 , Processed in 0.025390 second(s), 19 queries , Gzip On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表