在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 156|回复: 0

[求助] CP PLL中,Vtune再接近vdd和gnd的时候,如何分析CP mismatch的影响?

[复制链接]
发表于 2025-1-13 12:51:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
  

在一个BT项目中,测试DeltaF2的指标,因BT是GFSK,TX输出频率是在载波+/- 250KHz跳跃(TX 数字基带做,PLL单频率),但在时域上,系统测试DeltaF2偏离250KHz将近100KHz多。
某一个VCO_caps下,在头尾,即就是VTUNE接近Vdd/gnd出性能好,反之则差,调节Icp_os也会有变化。
  一般PLL都是再接近open loop下得到的较好的性能;但这个PLL不是。
目前判断是Vtune在极限值附近,CP 的matching反倒更好?目标频率所需Vtune对应的Io=Iup-Idn,剩余的Iup-Idn-Io=0,即就是P和N更加match导致的?
请大家给点思路?非常感谢



您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-7 16:05 , Processed in 0.011281 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表