在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 288|回复: 2

[求助] 反相器作为VCO输出buffer设计

[复制链接]
发表于 2024-12-12 20:40:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
VCO——buffer.png

如图所示反相器,作为VCO输出buffer时,该怎么设计呢?各器件尺寸该怎么确定呢?
发表于 2024-12-12 23:25:52 | 显示全部楼层



                               
登录/注册后可看大图


不管这个东西是buffer不buffer了,现在就当放大器设计,输入时2.4G,增益为1或者2。
但是,这个地方有一个不一样的地方,这是大信号,不能只考虑小信号的东西。
大信号受限slew rate要上来,比如2.4g,vpp=1v, cload=100f(应该没有),rload=10G,基于这个初略估算电流至少得多少。(真实得设计还有corner,差不过给一个就行了,后面还是spectre搞吧)

至于中间这个电阻,两个极端,0和无穷大,0肯定不对,无穷大也不可能。它得目的之一或者主要目的是提供dc偏置点,因为前面是ac耦合~~~ 这个电阻怎么设计,还没想好,这个电阻影响阻抗,影响环路传递特性~~~以前都是随便给的,没有考虑过什么样的电阻才是比较优化的结果。看其他玩家的建议和理解吧

 楼主| 发表于 昨天 15:26 | 显示全部楼层


lwzunique 发表于 2024-12-12 23:25
不管这个东西是buffer不buffer了,现在就当放大器设计,输入时2.4G,增益为1或者2。
但是,这个地方有 ...


学到了!谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 03:03 , Processed in 0.018935 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表