在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7009|回复: 20

关于CML prescaler负载电阻的问题

[复制链接]
发表于 2008-2-28 14:39:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如果用pmos 做CMLprescaler的有源电阻,就是将pmos栅端接地,那么怎么计算其电阻啊。用cadence仿出来的电路是随Vds变化的,那么就会形象输出摆幅啊。请教各位高手了,谢谢啊
发表于 2008-3-1 21:56:48 | 显示全部楼层
提出自己两点看法:
1。pmos栅端接地=pmos有源电阻???栅端接地相当于开关管了,肯定跟Vds有关了
2。为什么一定要用有源电阻?无源的不行么?我从来都是用无源的来做。如果你考虑噪声的话,其实prescaler噪声对于PLL而言已经很小了;况且有源电阻噪声性能一定好么?
只是我自己的意见,不成熟的请指教
发表于 2008-3-3 18:48:14 | 显示全部楼层

你说的都离我很远哪

术业有专攻,各有天地
发表于 2009-2-7 13:22:12 | 显示全部楼层
用无源的就行了。
发表于 2009-2-7 20:38:38 | 显示全部楼层
建议用无源的
发表于 2009-3-28 18:02:51 | 显示全部楼层
如果divider覆盖的带宽很宽,还是无源的好了
发表于 2009-4-18 20:05:53 | 显示全部楼层
你们研究的太深奥
发表于 2009-11-18 10:34:48 | 显示全部楼层



对于低电压,CML的电阻取值,摆率和幅度等,有什么建议,好像之前看过文章说,幅度不要太大,以提高SR?

请高手指点迷津!
发表于 2009-11-24 19:42:17 | 显示全部楼层
我也是有点晕啊
发表于 2009-11-25 10:17:15 | 显示全部楼层
不要求很准确的话,可以用PMOS这种
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-6 04:45 , Processed in 0.028202 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表