在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 71|回复: 0

[求助] DCDC-buck输入电流问题

[复制链接]
发表于 3 小时前 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人进行一个buck电路测试时,发现其输入电流与理想情况有所区别,理想情况下PMOS管导通,输入电流与电感电流近似,PMOS关断时其输入电流为0,而实际测试时发现了如下波形。
绿色为输入电流波形,黄色为CHIP上电压波形,其中电感电流波形亦与其有所区别。PMOS导通时,输入电流与电感电流波形不一致如输入电流为180mA-220mA 电感电流为0-220+mA。

考虑PMOS关断时仍有电流的原因:①PMOS打穿,但实测两端电阻仍为高阻②VDD到GND存在低阻节点,实测仍为高阻③输入电流给去耦电容充电,根据波形可以看出当PMOS关断时,其CHIP上电压会上升④抑制LC震荡,在SW点加入了RC snubber约100nF(由于第一次画pcb导致寄生电感很大所致),其给RC snubber充电会导致输入电流在PMOS开启时电流比电感电流还要大,但个人考量应该不影响PMOS关断时刻
不知道有没有大哥遇到过这种情况,我个人考虑是③的原因,但是这样的话平均输入电流比负载电流还要大,导致效率很低,不知道是不是这个原因,还是自己有什么地方没有考虑到。如果真是这个原因,不知道有什么办法可以使得效率提高一点。感谢大家

4dd066c7469aae0fdb517e82731a06d.jpg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 15:51 , Processed in 0.014142 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表