在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 293|回复: 0

[全新] FPGA- 10CX105YU484E6G 10CX105YU484I5G 10CX105YU484E5G支持 12.5 Gbps 速率

[复制链接]
发表于 2024-11-1 12:11:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
10CX105YU484E5G - Cyclone® 10 GX FPGA基于 20 纳米工艺技术构建,可通过先进的 Quartus® 设计环境进行编程,性能是上一代 Cyclone V FPGA 的两倍,并支持 12.5 Gbps 芯片至芯片收发器 I/O 和 6.6 Gbps 背板。Cyclone® 10 GX优化用于高带宽性能应用,如工业视觉、机器人和汽车信息娱乐。
明佳达 星际金华 供求 FPGA- 10CX105YU484E6G 10CX105YU484I5G 10CX105YU484E5G,陈先生qq 1668527835 期待与您合作。
Cyclone® 10 GX应用:
汽车信息娱乐系统
智能视觉相机
工业机器人
机器视觉
工业可编程逻辑控制器
Pro-AV系统
产品封装.png
产品选型:
10CX105YU484E6G
10CX105YU484I5G
10CX105YU484E5G

规格:
逻辑元素 (LE):104000
自适应逻辑模块 (ALM):38000
自适应逻辑模块 (ALM) 寄存器:152000
结构和 I/O 相锁环路 (PLL):10
最大嵌入式内存:8.439 Mb
数字信号处理 (DSP) 区块:125
数字信号处理 (DSP) 格式:乘法,乘加,可变精度,定点(硬IP),浮点(硬IP)
硬内存控制器:是
外部内存接口 (EMIF):DDR3, DDR3L, LPDDR3
I/O 数量:284
封装:UBGA-484

特点:
增强的核心架构
基于 TSMC 的 20 nm 工艺技术
上一代低成本 FPGA 的两倍性能
高带宽集成收发器
短距离速率高达 12.5 Gbps
背板速度高达 6.6 Gbps
硬 PCIe IP 模块支持 Gen2 ×4 应用
改进了逻辑集成和硬 IP 块
8 输入自适应逻辑模块 (ALM)
高达 11.74 兆位 (Mb) 的嵌入式存储器
可变精度数字信号处理 (DSP) 块
分数合成锁相环 (PLL)
硬存储控制器和 PHY 高达 1,866 Mbps
高级节能
全面的高级节能特性
优化功耗的多轨路由和核心架构
高性能 FPGA 架构
增强型 8 输入 ALM,带有 4 个寄存器
改进的多轨路由架构可减少拥塞并缩短编译时间
分层核心时钟架构
内部存储器块
具有硬纠错码 (ECC) 的 M20 K 至 20 Kb 存储器模块,可级联
内存逻辑阵列块 (MLAB),640 位内存,可级联

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 02:09 , Processed in 0.014027 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表