在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 438|回复: 2

[讨论] 为什么各类芯片里的可寻址寄存器的数据位宽一般设计为8、16、32?

[复制链接]
发表于 2024-10-26 10:44:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近突然冒出一个问题,为什么各类芯片里的可寻址寄存器的数据位宽一般设计为8、16、32?而不考虑10、12、24等其他位宽?如果是出于指令集或某个标准的约束,那么这类标准在制定之初,数据位宽定为8、16、32是出于什么考虑?

欢迎各位大佬给解惑一下

发表于 2024-10-26 13:39:34 | 显示全部楼层
2的指数幂。
另外小soc里,有24bit位
发表于 2024-10-28 10:32:22 | 显示全部楼层


kk2009 发表于 2024-10-26 13:39
2的指数幂。
另外小soc里,有24bit位


英特尔4004是4位
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-25 15:19 , Processed in 0.014773 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表