在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 440|回复: 0

[全新] FPGA行情- AGFC019R31C2E1VB AGFC019R31C2E2V AGFC019R31C2E2VB

[复制链接]
发表于 2024-10-17 17:52:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x


Agilex 7器件包括业界最高性能的FPGA,为最苛刻的应用提供一系列优质功能,包括F系列、I系列和M系列FPGA。这一层提供了业界最高的数据速率收发器(高达116 Gbps),第一个PCIe 5.0和Compute Express Link (CXL)支持,以及集成封装内HBM2e内存的选项,提供了业界最高的内存带宽(超过1 TBps)。这些功能可为通信、数据中心、国防、高性能计算、视频、高端测试/测量/医疗等领域的大多数计算、带宽和内存密集型用例提供定制的连接和加速。

F-系列面向范围广泛的应用,采用英特尔 10 纳米 SuperFin 工艺技术打造而成,提供高达 58 Gbps 的收发器速率、支持多种精度定点和浮点运算的高级 DSP 块,以及高性能的加密块。


产品
AGFC019R31C2E1VB - SRMUZ
AGFC019R31C2E2V - SRM5N
AGFC019R31C2E2VB - SRMV2

封装:
BGA-3184

明佳达 星际金华 供求 AGFC019R31C2E1VB AGFC019R31C2E2V AGFC019R31C2E2VB FPGA-现场可编程门阵列,如有兴趣,欢迎联系陈先生qq 1668527835 或邮箱 chen13410018555@163.com 洽谈。

规格:
逻辑元素(LE):1918975
自适应逻辑模块 (ALM):650500
自适应逻辑模块 (ALM) 寄存器:2602000
结构和 I/O 相锁环路 (PLL):15
最大嵌入式内存:204 Mb
数字信号处理 (DSP) 区块:1354
数字信号处理 (DSP) 格式:定点(硬IP)、浮点(硬IP)、乘、相乘并累加、可变精度
硬处理器系统 (HPS):Quad-core 64 bit Arm* Cortex*-A53
硬加密模块:2
硬内存控制器:是
外部内存接口 (EMIF):DDR4, QDR IV
I/O 数量:480

注:本文部分内容与图片来源于网络,版权归原作者所有。如有侵权,请联系删除!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 02:37 , Processed in 0.012454 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表