在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 192|回复: 0

[全新] (时钟ic)ZL30273LDG1抖动衰减器,ZL30734LDG1、ZL30632LDG1、ZL30634LDG1同步器

[复制链接]
发表于 2024-7-19 10:22:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
1、ZL30273LDG1是一款多达20路输出的抖动衰减器,采用VQFN-64封装,内置DPLLs和五个极低输出抖动合成器。该器件非常适合要求低抖动(< 150fs)和多频率系列的各种设备类型的频率转换、抖动衰减和频率合成。
特性:
附加功能
每通道任意至任意频率转换
输入:最多6个,差分或单端
输出:最多10路差分,最多20路CMOS
输出抖动< 150fs RMS 156.25MHz 12k-20M
核心功耗< 0.9W
输入时钟
从1kHz到1250MHz的任何输入频率
每输入活动和频率监控
自动或手动参考切换
可逆或非可逆切换
任何输入都可以是0.5Hz至8kHz同步输入,用于Ref+同步频率/相位/时间锁定
输入相位测量,1ps分辨率
每输入相位调整,1ps分辨率DPLLs
两个DPLL频道
无中断参考切换
逐DPLL相位调整,1ps分辨率
可编程带宽、跟踪范围、相位斜率限制和其他高级特性
锁定间隔时钟输入信号
输出时钟
0.5赫兹到750兆赫之间的任何频率
每个输出/N对可以是LVDS、LVPECL、2xCMOS、低Vcm或可编程差分
在2xCMOS模式下,P和N引脚可以是不同的频率(例如125MHz和25MHz)
每个输出对的VDD,CMOS电压1.8V-3.3V
每个合成器的相位调整,1ps分辨率
每输出占空比调整
精密输出对齐电路和输出相位调整
每输出使能/禁用和无毛刺启动/停止(停止高电平或低电平)
本地振荡器
采用9.72-400MHz的单振荡器工作
一般特征
从内部闪存上电时自动自配置,7种配置
输入至输出对齐< 100ps
每个DPLL和合成器中的数控振荡器行为
易于配置的设计不需要外部VCXO或环路滤波器元件
5个GPIO引脚有许多可能的行为,每个REF可以是GPI,每个OUT可以是GPO
SPI或I2C处理器接口
1.8V和3.3V内核VDD电压
易于使用的评估/编程软件

明佳达电子 星际金华(供求)ZL30273LDG1抖动衰减器,ZL30734LDG1、ZL30632LDG1、ZL30634LDG1同步器,如有兴趣,请联系陈先生qq 1668527835 咨询。

2、ZL30734LDG1是一款4通道同步和1588网络同步器,内置多达7个独立DPLLs和5个极低输出抖动频率合成器,并结合IEEE 1588-2008精密时间协议栈和同步算法软件包。这是路由器、交换机、光透明网络和4G/5G无线基站(CU/DU/RU)等应用的理想中央定时解决方案。
特性:
结合IEEE 1588-2008精确时间协议栈和同步算法软件模块
5G无线接入网络的超精确定时
四个独立的DPLL时钟通道加上三个额外的DPLL,用于NCO混合、分离XO和冗余振荡器模式
五个输出合成器
每通道任意至任意频率转换
输入:最多10个,差分或单端
输出:最多10路差分,最多20路CMOS
156.25 MHz、12 kHz至20 MHz范围内的输出抖动典型值为100 fs RMS
核心功耗< 0.9W
分组和/或物理层频率、相位和时间同步
物理层符合ITU-T G.8262、G.8262.1、G.813、G.812、Telcordia GR-1244、GR-253标准
分组定时符合ITU-T G.8261、G.8263、g . 8273.2(A、B、C、D类)、G.8273.4
支持时间/相位对准要求低于100 ns的5G无线应用
无中断参考切换
一般特征
从内部闪存上电时自动自配置,7种配置
输入至输出对齐小于100 ps
每个DPLL和合成器中的数控振荡器行为
易于配置的设计不需要外部VCXO或环路滤波器元件
5个GPIO引脚有许多可能的行为,每个REF可以是GPI,每个OUT可以是GPO
SPI或I2C处理器接口
1.8V和3.3V内核VDD电压
易于使用的评估/编程软件


3、ZL3063x同步器非常适合同步以太网(SyncE)中央定时应用,如路由器、交换机、光纤透明网络和4G/5G无线基站(CU/DU/RU)。
ZL30632LDG1是一款带2通道的同步网络同步器,内置多达五个独立的DPLLs和五个极低输出抖动合成器。
ZL30634LDG1是一款带4通道的同步网络同步器,内置多达7个独立的DPLLs和5个极低输出抖动合成器。
特性:
5G无线接入网络的超精确定时
(ZL30632)两个独立的DPLL时钟通道加上三个额外的DPLL,用于NCO混合、分离XO和冗余振荡器模式
(ZL30634)四个独立的DPLL时钟通道加上三个额外的DPLL,用于NCO混合、分离XO和冗余振荡器模式
五个输出合成器
每通道任意至任意频率转换
输入:最多10个,差分或单端
输出:最多10路差分,最多20路CMOS
156.25 MHz、12 kHz至20 MHz范围内的输出抖动典型值为100 fs RMS
核心功耗< 0.9W
物理层频率同步
物理层符合ITU-T G.8262、G.8262.1、G.813、G.812、Telcordia GR-1244、GR-253标准
支持时间/相位对准要求低于100 ns的5G无线应用
无中断参考切换
一般特征
从内部闪存上电时自动自配置,7种配置
输入至输出对齐小于100 ps
每个DPLL和合成器中的数控振荡器行为
易于配置的设计不需要外部VCXO或环路滤波器元件
5个GPIO引脚有许多可能的行为,每个REF可以是GPI,每个OUT可以是GPO
SPI或I2C处理器接口
1.8V和3.3V内核VDD电压
易于使用的评估/编程软件


您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-8 08:56 , Processed in 0.012213 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表