在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 643|回复: 3

[求助] 请问您高速VCO的输出buffer一般使用什么结构啊

[复制链接]
发表于 2024-5-11 12:14:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
就是我们实验室想要设计一款输出频率在4GHz左右的PLL,但是后仿真发现VCO幅度被限制的非常厉害,直接失真了,分析是VCO后的分频器的输入电容过大,VCO驱动不了,请问各位前辈一般有什么办法解决吗
发表于 2024-5-11 12:24:19 | 显示全部楼层
电阻 电容加反相器  一般都是这个结构哇   你随便找个学位论文 都是这个结构的
发表于 2024-5-11 12:25:13 | 显示全部楼层
或者说自偏置的反相器
 楼主| 发表于 2024-5-17 16:48:03 | 显示全部楼层


fayekoko 发表于 2024-5-11 12:24
电阻 电容加反相器  一般都是这个结构哇   你随便找个学位论文 都是这个结构的 ...


好的谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 03:23 , Processed in 0.016348 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表