在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1016|回复: 3

[求助] 在仿真SAR ADC时无法保持电容上下极板电压不变该如何解决

[复制链接]
发表于 2024-3-17 22:38:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如下图是部分原理图,

cdac部分原理图

cdac部分原理图


其中在采样阶段时,会保证S1 S2闭合,使cdac的输出复位为Vcm,这里取0.9V。而在采样阶段,电容上方的四选一开关会调整至VIP,这里输入的是正弦信号,而交流信号可以越过电容传导,它会干扰到cdac的输出。在此结构中,我使用的是Vcm-based开关切换方式,也就是在采样阶段上下极板电压分别为Vcm、VIP,在保持阶段上下极板电压为2Vcm-VIP、Vcm,将所需要量化的电压转移到电容上极板进行处理,且在保持阶段后马上就要迎来第一次比较,请问各位大佬这种情况怎么让采样时的VIP不影响到cdac的Vcm呢,十分感谢,下面第二张图是被VIP干扰的cdac输出信号,CLKS为高时进行采样,此时outn信号应该要保持在0.9V才对。

错误的输出结果

错误的输出结果



 楼主| 发表于 2024-3-17 22:39:34 | 显示全部楼层
要补充一下 如果我的输入信号是直流信号输出的波形就是对的 问题就出在这个交流信号越过电阻的地方 感谢各位解答
发表于 2024-3-18 16:03:26 | 显示全部楼层
你的输入信号频率也太大了吧,采样频率跟输入信号频率相等了,建议用更低的输入信号频率试一下,比如说M*N/FS=3*256/FS
 楼主| 发表于 2024-3-18 18:18:22 | 显示全部楼层


Q2813386371 发表于 2024-3-18 16:03
你的输入信号频率也太大了吧,采样频率跟输入信号频率相等了,建议用更低的输入信号频率试一下,比如说M*N/ ...


这里是为了找bug搭的一个简单模型,最后发现还是自举开关的问题,在测试自居开关的时候用的是单位电容采样,但是接在电路上接的是64倍的单位电容,现在重新调了下尺寸已经差不多解决了 谢谢前辈解答
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 18:20 , Processed in 0.016237 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表