在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 1591|回复: 5

[求助] 折叠共源共栅+classAB的相位裕度问题

[复制链接]
发表于 2024-3-1 18:15:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
图3的话是电路图 图2的话是PZ仿真得出来得零极点 图1的话是相位裕度
PZ仿真中说明出现了一个右半平面极点,导致了在第一极点的位置曲线先向上升到90°再下降,按理来说电路很少会出现右半平面极点(一般是右半平面零点导致的),这会是什么原因呢?该如何改动电路使右半平面极点改变为左半平面极点?
图片1.png
图片2.png
图片3.png
 楼主| 发表于 2024-3-2 14:37:27 | 显示全部楼层
没人嘛 自己顶顶!
回复 支持 反对

使用道具 举报

 楼主| 发表于 2024-3-3 14:30:16 | 显示全部楼层
顶顶
回复 支持 反对

使用道具 举报

发表于 2024-8-5 14:07:20 | 显示全部楼层
我也出现了这个问题,波形跟你基本一模一样,请问楼主解决了吗
回复 支持 反对

使用道具 举报

 楼主| 发表于 2024-8-5 14:24:05 | 显示全部楼层


   
Helius 发表于 2024-8-5 14:07
我也出现了这个问题,波形跟你基本一模一样,请问楼主解决了吗


总结:这段曲线在第一极点出现上翘的原因是因为NMOS的D端电压比较高造成Vds比较大即管子的压降很大,D端和衬底出现漏电改变了输出阻抗(论坛里的老哥说实际流片的时候衬底漏电不会那么大,只是仿真model的问题),等效为从漏极到衬底间串联了一个受控电流源,漏极与衬底间产生寄生电阻,只是用于仿真的话,可以将NMOS管的衬底和源端相连就可以解决问题。(注意这种影响对于PMOS很小,一般考虑NMOS)

转念一想,是因为管子压降过大的话,将工作电压改变也是可以解决问题的。(我在刚开始设计的时候用的是3.3V的工作电压然后管子是用n18、p18)不同管子的参数不同包括端口能承受的电压范围,一般18的管子适用于0-1.8V,33的管子适用于0-3.3V,当然也不可以太死板有时候也是可以向下兼容的(之前18的管子用于3.3V的时候没有出现错误是因为管子的工作电压还没有超过工作范围因此对于电路没有太大的影响这次出现了问题就是有管子的电压超过了工作范围导致的),并且要注意的是在计算18、33所在电路的宽长比时采用平方律的公式进行计算的话要注意参数不同要重新计算如Vth、Kn,否则用33管计算出来的宽长比放到18里面也可能无法使用,当然使用gmid的方法忽略。
一开始想的电路出现了RHP右半平面极点应该是有负阻的影响,这边的负阻应该就是产生的寄生电阻。(参考Gray教材《模拟集成电路的分析与设计.第四版》1.9节中晶体管中的衬底电流)管子的工作电压到工艺库里去查找,像这边对于n18的话,电压范围Vd在0-1.8V,Vg在0-1.8V,Vb在-1.8-0V。我认为靠调管子去将NMOS管的压降调低是挺困难的,3.3V的工作电压上下4个管子的Vds各分配300mV左右的话,那么浮栅的管子的压降就在2.1V左右这太大了,去升高其他管子的Vds不容易。
回复 支持 反对

使用道具 举报

发表于 2024-8-5 14:38:03 | 显示全部楼层


   
Helius 发表于 2024-8-5 14:07
我也出现了这个问题,波形跟你基本一模一样,请问楼主解决了吗


谢谢楼主!通过您另一篇帖子,因为我的vdd很高,我在np浮栅间连接了diode以降低n管vds最终解决了phase上RHP的问题
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-12 21:17 , Processed in 0.017596 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表