在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
楼主: lotusky

【Kluwer 】DSP System Design: Complexity Reduced IIR Filter Implementation

[复制链接]
发表于 2008-7-14 16:41:04 | 显示全部楼层
thx....
回复 支持 反对

使用道具 举报

发表于 2008-7-14 18:34:56 | 显示全部楼层
look look!
回复 支持 反对

使用道具 举报

发表于 2008-10-17 16:11:46 | 显示全部楼层
这个不错,收下了
回复 支持 反对

使用道具 举报

发表于 2008-12-31 14:38:13 | 显示全部楼层
救命的书,,谢谢了。。哈哈
回复 支持 反对

使用道具 举报

发表于 2008-12-31 14:54:42 | 显示全部楼层
有沒有 教 如何使用 HDL code 去 implement  一個  digital filer  ?   因為 sigma delta simulator  一般 前段是 analog   後段是 digital  biquad filter   但是 如何 使用 verilog 寫出 biquad filter  ?   一直不懂  現在 dolphin 的 smash simulator  可跑  verilog + spice  希望有人可以教一下   ..做一個 analog + Digital filter 的 16bit sigma A/D convert
回复 支持 反对

使用道具 举报

发表于 2008-12-31 15:26:20 | 显示全部楼层
qqqqqqqqqqqqqqqqqqqqq
回复 支持 反对

使用道具 举报

发表于 2009-1-5 16:28:59 | 显示全部楼层
Thanks!!
回复 支持 反对

使用道具 举报

发表于 2009-1-13 12:29:04 | 显示全部楼层
xiexie
回复 支持 反对

使用道具 举报

发表于 2009-4-17 21:00:44 | 显示全部楼层
ddddddddd
回复 支持 反对

使用道具 举报

发表于 2009-4-17 21:02:36 | 显示全部楼层
ddddddddddd
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-23 01:11 , Processed in 0.024700 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表