在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 1742|回复: 8

[求助] 这个是放在带隙基准里的运放,开环增益够,但是反馈精度差点,已经不知道咋调了

[复制链接]
发表于 2024-1-22 10:05:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
这个是放在带隙基准里的运放,开环增益够,但是反馈精度差点,已经不知道咋调了
微信图片_20240122100257.png
发表于 2024-1-22 10:47:55 | 显示全部楼层
本帖最后由 gtfei 于 2024-1-22 11:07 编辑

折叠的单极运放放在运放环路里,环路增益做到六七十db很轻松的吧?精度完全够用了。
你这明显是设计的问题,输出级的nmos共源共栅管的偏置都接一起了,完全是瞎搞。
参考一下别的帖子,先多了解了解:
折叠式共源共栅运算放大器的0.6umCMOS设计 - Analog/RF IC 资料共享 - EETOP 创芯网论坛 (原名:电子顶级开发网) -
在折叠式共源共栅电流镜中偏置电路的困惑 - Analog/RF IC 设计讨论 - EETOP 创芯网论坛 (原名:电子顶级开发网) -
关于折叠共源共栅运放的设计,求教一些问题 - Analog/RF IC 设计讨论 - EETOP 创芯网论坛 (原名:电子顶级开发网) -
回复 支持 1 反对 0

使用道具 举报

发表于 2024-1-22 10:55:37 | 显示全部楼层
右下两颗mos的偏置你至少再多拉一条路径去给
另外开环增益够,你得确认input pair在你要电压下整颗op都运作在饱和区
举例来说 你测试开环增益输入给1/2 VDD ,但是实际上放在你的带隙里输入不一定是1/2 VDD ,如果脱离饱和区增益就没了
回复 支持 反对

使用道具 举报

发表于 2024-1-22 11:03:15 | 显示全部楼层
正如楼上所说,右下角NMOS偏置是有问题的,cascode管偏置要改。
建议跑dc看看工作点先,工作点有问题环路增益好不了的。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2024-1-22 14:17:12 | 显示全部楼层


   
gtfei 发表于 2024-1-22 10:47
折叠的单极运放放在运放环路里,环路增益做到六七十db很轻松的吧?精度完全够用了。
你这明显是设计的问题 ...


确实这个结构有点乱,我也不是很明白为什么他下面已经给了偏置,上面还整了个电流镜给
微信图片_20240122124811.png
回复 支持 反对

使用道具 举报

发表于 2024-1-22 14:33:46 | 显示全部楼层
cascode上面那层如果是用nativ管子的话倒是可以,用普通管子的要单独接个偏置,就不能这样接,会进入线性区,输出阻抗下降,增益变低。
回复 支持 反对

使用道具 举报

发表于 2024-1-22 14:34:29 | 显示全部楼层


   
姚老大的小跟班 发表于 2024-1-22 14:17
确实这个结构有点乱,我也不是很明白为什么他下面已经给了偏置,上面还整了个电流镜给 ...


这和上面的电流镜没有关系,上面的pmos可以用电流镜自偏置共源管实现双端转单端输出,这个是没问题的。
关键在于下面的nmos,共源共栅需要两个偏置电压,同时我看你的尺寸取得就很不可思议,基础还是打,经验还得练。
回复 支持 反对

使用道具 举报

发表于 2024-1-22 14:35:44 | 显示全部楼层
2楼靠谱,先多看一些原理吧
回复 支持 反对

使用道具 举报

 楼主| 发表于 2024-1-23 10:36:42 | 显示全部楼层


   
gtfei 发表于 2024-1-22 14:34
这和上面的电流镜没有关系,上面的pmos可以用电流镜自偏置共源管实现双端转单端输出,这个是没问题的。
关 ...


感谢大佬指点
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-23 13:15 , Processed in 0.017702 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表