在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1649|回复: 6

[原创] ac与sp仿真阻抗方法

[复制链接]
发表于 2024-1-16 19:19:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
结论:
1) 低频时:ac仿真阻抗的Magnitude=sp仿真Z11Magnitude=sp仿真的Y11Magnitude的倒数。
2) 低频使用ac或者sp仿真阻抗,高频必须使用sp仿真阻抗。

10.ac与sp仿真阻抗方法.pdf

1.23 MB, 下载次数: 204 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2024-7-22 14:45:47 | 显示全部楼层
大佬,我基础不好,看不懂你写的tb电路是什么情况,可不可以详细解释一下
发表于 2024-7-22 15:19:27 | 显示全部楼层
这个就是拉扎维书上写的黑匣子模型去测系统的输入和输出阻抗
 楼主| 发表于 2024-7-23 11:22:11 | 显示全部楼层


无若 发表于 2024-7-22 14:45
大佬,我基础不好,看不懂你写的tb电路是什么情况,可不可以详细解释一下 ...


搭建的testbench只是外加激励等,其框图PN指的是模块、单个元器件(电阻、电容)或者构成的电阻阵列、电容阵列,说白了就是黑盒子呢
发表于 2024-8-28 22:17:20 | 显示全部楼层
单端sp  port下面为啥要加Vdc/2  不是已经靠上面电感给直流了吗
 楼主| 发表于 2024-8-29 08:23:44 | 显示全部楼层


sweetT 发表于 2024-8-28 22:17
单端sp  port下面为啥要加Vdc/2  不是已经靠上面电感给直流了吗


具体可以参考Help的文档下面有介绍
发表于 2024-8-29 08:45:02 | 显示全部楼层
看看,学习一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 08:27 , Processed in 0.021699 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表