在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1784|回复: 6

[求助] 历代HBM是如何提高传输速率的?

[复制链接]
发表于 2023-12-30 09:59:56 | 显示全部楼层 |阅读模式
30资产
本帖最后由 wardwood1028 于 2023-12-30 10:07 编辑

从HBM1到HBM3,总IO数都是保持1024位的。HBM的带宽增加主要依靠传输速率提高而实现的。
如,
HBM1:1.0 Gbps
HBM2:2.4 Gbps
HBM2E:3.6 Gbps

HBM3:6.4 Gbps

请问哪位大佬知道传输速率提高是如何实现的?

另外HBM和DRAM一样是通过电容充放电来实现读出和写入数据,内存的核心频率一般是停留在200 MHz左右的。
DDR是通过预取与Bankgroup等技术变相提高传输频率的,但是HBM的预取一直保持256位,那历代HBM的传输速率是提高的呢?


最佳答案

查看完整内容

核心的速度不变,改变的只是IO的速度。 从DRAM的核心S/A 输出,到I/O,中间有一个 P2S的过程。比如200Mbps p2s (16位),来到I/O就变成了3200Mbps
发表于 2023-12-30 09:59:57 | 显示全部楼层
本帖最后由 ipmsn5 于 2024-4-30 05:45 编辑

核心的速度不变,改变的只是IO的速度。
从DRAM的核心S/A 输出,到I/O,中间有一个 P2S的过程。比如200Mbps p2s (16位),来到I/O就变成了3200Mbps
发表于 2023-12-31 20:16:17 | 显示全部楼层
堆叠层数?
 楼主| 发表于 2023-12-31 22:28:48 | 显示全部楼层


堆叠层数应该和传输速率关系不大,和容量有关。比如说以下Hynix的HBM2E产品, 8Hi和4Hi都有3.2 Gbps和3.6 bps


Part No.DensityKGSD DensitySpeedPackage
H5WRAGESM8W-N8L16Gb128Gb3.6Gbps8Hi
H5WRAGESM8W-N6L16Gb128Gb3.2Gbps8Hi
H5WR64ESM4W-N8L16Gb64Gb3.6Gbps4Hi
H5WR64ESM4W-N6L16Gb64Gb3.2Gbps4Hi


 楼主| 发表于 2024-4-30 09:06:45 | 显示全部楼层
非常感谢回答!
发表于 2024-5-4 08:10:28 | 显示全部楼层
非常感谢
发表于 2024-11-5 16:55:35 | 显示全部楼层


ipmsn5 发表于 2023-12-30 09:59
核心的速度不变,改变的只是IO的速度。
从DRAM的核心S/A 输出,到I/O,中间有一个 P2S的过程。比如200Mbps  ...


S/A是指sense amplifer吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-21 21:20 , Processed in 0.018872 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表