在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 587|回复: 8

[求助] LDO 测试异常

[复制链接]
发表于 2023-12-21 09:23:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
比如LDO 33T12 设计上200mA 左右, chip 回来之后测试,功能异常.

1.LDO 输入3.3V , OUT 输出1.2V
2.LDO 输入3.3V, out 使用电子负载抽取电流10-200没A, 输出电压为1.06-1.2V
3.后面复现异常,发现LDO输入3.3V , out  输出0V.

版图上流量足够,连接PAD ,没有异常, 版图33 &18 分别5个PAD cell ,跟以前不一样的地方, pad window 合并成一个大长条的。封装只打一条金线出,封装说过流300mA 没问图。

发表于 2023-12-21 09:52:05 | 显示全部楼层
做个FA分析吧,看看亮点位置
发表于 2023-12-21 11:23:09 来自手机 | 显示全部楼层
对于2, 为什么输出变化会这么大?你的仿真负载包含了封装寄生吗?
 楼主| 发表于 2023-12-21 15:44:35 | 显示全部楼层


icdane 发表于 2023-12-21 11:23
对于2, 为什么输出变化会这么大?你的仿真负载包含了封装寄生吗?


以前这个主体架构也用过的,目前这个修改了一些内容,仿真也是正常的。,另外芯片测试,LDOOUT pin 对地 测试电阻阻抗无穷大
 楼主| 发表于 2023-12-21 15:45:35 | 显示全部楼层


jjtian_Jasper 发表于 2023-12-21 09:52
做个FA分析吧,看看亮点位置


前期找不到原因的话,后面会进一步的分析的。
发表于 2023-12-22 06:32:31 | 显示全部楼层


QQ874283381 发表于 2023-12-21 15:44
以前这个主体架构也用过的,目前这个修改了一些内容,仿真也是正常的。,另外芯片测试,LDOOUT pin 对地  ...


how come you have this big impedance to ground? you should see L/C/R from pad/bonding/package + ESR/ESL from off chip cap (if any).

发表于 2023-12-22 16:41:40 | 显示全部楼层
蹲一下看结果
发表于 2023-12-22 16:58:08 | 显示全部楼层
那里的问题
 楼主| 发表于 2023-12-25 16:59:26 | 显示全部楼层
目前找到问题所在,主要是寄生电阻的原因,采取措施也得到验证。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-3 07:07 , Processed in 0.026301 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表