在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 420|回复: 1

[原创] 电容搞搞”振“,PDN有帮衬

[复制链接]
发表于 2023-11-21 09:57:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
高速先生成员--姜杰
电容,不能只聊电容,还要聊电阻电感。看似很简单,其实,一点都不难。
822360aa4bf84c93ae47c2d50a2c8be6~noop.image?_iz=58558&from=article.jpg

因为去耦电容的模型基本都可以用下面三种元素的简单组合来表示。
85f07db6b6ef4247b17ab81109c96c62~noop.image?_iz=58558&from=article.jpg

理想电容C的阻抗是随频率的增加而逐渐减小的一条斜线,实际上由于电容中等效寄生电阻(ESR)和等效寄生电感(ESL)的搅局,问题开始变得复杂。不同的电容自谐振频点不同,谐振点阻抗各异,滤波频段也有区别……
看似很复杂,其实,很简单。
cec8f6b139f84775b11de8e896e4cfb3~noop.image?_iz=58558&from=article.jpg

电容搞搞“振”,第一“振”来自同一电容ESR\ESL\C的串联谐振(也叫做自谐振)。
475acdcccbb842fea70a00997c7f1625~noop.image?_iz=58558&from=article.jpg

先来看看电容模型的各参数是如何影响阻抗曲线的。对于电容容值C,不难发现,相同ESR和ESL的情况下,随着容值的增加,自谐振频点向低频移动,同时,滤波频段也会加宽。
5714962af00f4123972ebaad14ca7f4b~noop.image?_iz=58558&from=article.jpg

接下来再看哈ESL的影响。在保持其它参数不变的情况下,随着ESL的增加,自谐振频点向低频移动,同时,滤波频段也会随着变小。
e632545fcaa441eda0e3139bd8f75565~noop.image?_iz=58558&from=article.jpg

需要注意的是,ESR的情况会复杂一些,因为它是一个频变的参数。
a2822585d105488c8e2ef94bda116b2f~noop.image?_iz=58558&from=article.jpg

ESR随频率变化的趋势与该电容的阻抗变化一致。
fbff8fb94f94485e91e79b35b01c84f4~noop.image?_iz=58558&from=article.jpg

不过,为了简化问题,我们这里先把ESR作为一个常数,它的变化对阻抗曲线的影响如下图。
44e07b11808945b9b53705d88f88b5bb~noop.image?_iz=58558&from=article.jpg

对比上面几个图,我们会发现一个有趣的现象,那就是电容自谐振频点的ESR基本决定了阻抗的最小值。
68e38a143be24ed4bf15fb3282eb6704~noop.image?_iz=58558&from=article.jpg

以上只是单一容值电容的阻抗曲线。了解PDN阻抗曲线的童鞋会发现常见情况并非如此,而是像人生一样总是起起伏伏。
5b32601a168e4e288023ba5b4ba1251c~noop.image?_iz=58558&from=article.jpg

其实,这是容值不同的电容并联谐振的结果,也是本文要说的第二“振”。
9d7e92797b76478cb4c55352387f2997~noop.image?_iz=58558&from=article.jpg

分析起来也很简单,当一个电容的感性区遇上另一个电容的容性区,谐振峰就出现了。
c4cd0a3078b74cbc8cd2499aebb8d23a~noop.image?_iz=58558&from=article.jpg

综合考虑VRM和芯片内去耦,如果说第一“振”决定了阻抗曲线的波谷,第二“振”通常确定了阻抗曲线的波峰。
电容种类这么多,原理图设计或者备料出错的机会大大增加,作为一名设计攻城狮,希望板子简单点,精简一些电容,这个要求并不过分吧?
37e186da3fed4d71b67fa60f66135696~noop.image?_iz=58558&from=article.jpg

说干就干,在前文三种电容并联的基础上,去掉100nF的电容,看看会怎样。
e457d36603414588bf3a61bb6e75b78c~noop.image?_iz=58558&from=article.jpg

这么看,除了在100nF的去耦频段出现一个谐振峰,好像也没什么问题,毕竟,这个峰值也没那么高。我们继续把VRM和芯片内去耦模型加上,看全链路的情况。
4a596e765bd94b019966480fb6b011e1~noop.image?_iz=58558&from=article.jpg

See?高速先生一直强调的调整电容要合理真不是吓唬你。
b2a9c7272dba4dc7929514ccaaace6b2~noop.image?_iz=58558&from=article.jpg

当然,这个例子只是为了凸显电容影响而挑选的极端情况。
电容不是老虎屁股,一点摸不得,具体种类和数量可以通过仿真进行优化,是增是减,It depends!
对于电容相关的电感参数,除了电容自身的ESL,还需要关注什么?


发表于 2023-11-22 09:11:29 | 显示全部楼层
路过,学习一下。                    
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-5 10:03 , Processed in 0.023578 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表