在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 627|回复: 1

[求助] SAR ADC的mismatch仿真

[复制链接]
发表于 2023-11-7 18:55:59 | 显示全部楼层 |阅读模式
100资产
想请问下论坛上的大佬们,评估12-bit SAR ADC的二进制电容阵列电容的mismatch给系统动态性能带来的影响。我在理想电路下,仅仅电容是真实的,在mismatch库下跑MC仿真,其结果都还是12bit,但是一旦自己手动添加千分之二的随机失配之后,enob就变成10bit了,不知道这个原因是不是因为手动添加失配量已经是正常mismatch的3sigma之外了,才导致结果是最差的?还是因为MC仿真的点数不够?  个人感觉是前者带来的影响,手动失配基本上是最恶劣结果,不知道有没有大佬有高见?

发表于 2023-11-8 15:26:32 | 显示全部楼层
check your MC setup first. most likely you do not have the model properly loaded.

another one is to use matlab to run the simulation on the CDAC, which is faster.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-2 00:13 , Processed in 0.017566 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表